This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMP92066:LMP92066、VDDB 和 VSSB 引脚

Guru**** 2550550 points
Other Parts Discussed in Thread: LMP92066

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1569688/lmp92066-lmp92066-vddb-and-vssb-pins

器件型号:LMP92066


工具/软件:

根据 GaN 模式的数据表、VSSB 引脚必须连接至–5V(负 FETDRV 输出)。

我想改用它来驱动低噪声 FET、其绝对最大值为–3.0V VGS。

我了解 FETDRV 输出(由 DRVENABLE 引脚控制)的关断条件是将 FETDRV 输出连接到 VSSB、在本应用中该值不能低于–3.0V。

如果我将 VSSB 引脚连接到–3.0V、LMP92066 是否仍能在具有负 FETDRV 输出的情况下正常运行?

此外、VDDB 也是一个问题(我是否能够在 2.0V 而不是 5.0V 下运行)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Daniel:

    数据表未指定这些电源是否可能低于 5V。 我将在 EVM 上检查器件是否以这些电压进入 POR 状态。

    谢谢、
    Erin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Daniel:

    该器件不能在 VSSB 大于–5V 或 VDDB 为 5V 时正常工作。

    谢谢、
    Erin