This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS127L18:数据表说明:启动/停止控制模式

Guru**** 2550020 points
Other Parts Discussed in Thread: ADS127L18

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1570249/ads127l18-datasheet-clarification-start-stop-control-mode

器件型号:ADS127L18


工具/软件:

您好的团队、

有一个关于 ADS127L18 DS-ADC 的 7.4.5.2 启动/停止控制模式的问题。

这是数据表中的图表。

 

问题是、当 START 引脚在 低电平后再次变为高电平时、该引脚会发生什么情况?

  1. ADC 以滤波器延迟再次启动、
  2. 或者、ADC 在没有滤波器延迟的情况下再次启动。

哪一个是正确的操作?

如果答案为 2)、则下一个 FSYNC 上升沿是 n th FSYNC 延迟还是与 START 上升沿的时间有关?

此致、

兰迪

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Randy、

    ADC 转换以滤波器延迟重新启动(1. ADC 以滤波器延迟再次启动)   

    如果在 START 上升沿仍有转换正在进行、则电流转换将复位(丢失)并开始新的转换(如果 FSYNC 尚未变为低电平、则 FSYNC 将被强制为低电平)。  在滤波器延迟周期之后、FSYNC 将变为高电平、指示正在对新的转换数据进行时钟控制。

    如果没有正在进行转换(FSYNC 为低电平)、您将开始新的转换、FSYNC 将在滤波器延迟期间保持低电平。