This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TI-JESD204-IP:请告诉我如何自定义 JESD204c IP 内核。

Guru**** 2576215 points
Other Parts Discussed in Thread: ADC12DJ5200RF

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1570307/ti-jesd204-ip-please-tell-me-how-to-customize-the-jesd204c-ip-core

器件型号:TI-JESD204-IP
Thread 中讨论的其他器件:ADC12DJ5200RF

工具/软件:

您好专家。

我有一个 JESD204c IP 内核支持 8 通道单通道 ADC。
我正在考虑将其调整为支持 4 通道、双通道 ADC。
请告诉我如何自定义它。
或者、请告诉我应该阅读哪些文档。
开发工具是 Vivado。
使用的 FPGA 是 UltraScale XCKU115-FLVB2104。

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Takashi、

    请告知我们什么是 ADC 或 DAC 与 JESD IP 搭配使用、以及此处使用的配置或 JMODE。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rob、

    感谢您的答复。

    要连接的 ADC 是 ADC12DJ5200RF。
    我拥有的 JESD204c IP 内核设计为使用 JMODE5 进行连接。
    我计划将此 JESD204c IP Core 与 2 通道输入结合使用。
    我还不能完全理解 JMODE、因此我可能错了、但我想在 JMODE7 中使用它。
    与 FPGA 的连接将是 ADC 的 LINKA D0 到 D3 的通道 1、以及用于 LINKB D0 到 D3 的通道 2。
    假定每个通道为 8 位数据。

    如果缺少任何信息、请告诉我您需要什么信息。

    此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Takashi、

    JMODE 决定 ADC 的配置以及将用于数字链路的 JESD 设置。

    根据上述内容、您可能需要查看数据表第 98 页上的 JMODE 35。

    一旦你确定你的配置,我可以循环在正确的人.

    我假设您已经下载了 TI JESD IP? 如果没有、请参阅以下链接:

    www.ti.com/.../TI-JESD204-IP

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rob

    有了 JMODE35、 Linka 和 LinkB 各只有 2 条通道连接到 FPGA 不是这样吗?

    我希望能实现 Linka 和 LinkB 各自通过 4 个通道连接到 FPGA 的配置、但这种配置是否可行?

    似乎 JMODE7 是我要寻找的配置、但您认为、Rob?

    我已经下载了 TI JESD204 IP。

    此致。


  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Takashi、

    我误解了。 是的、JMODE7 将是适合您的应用所述的 JMODE。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rob、

    II 很高兴我的理解是正确的。
    因此、我想征求您关于如何为两个渠道定制的建议。
    1) 如何更改 JESD204c IP 核心源代码(文件名****.sv 等)?
    2) 我应该重新定制哪个 IP Core 以及如何操作?
    3) 我应该阅读哪个用户指南或文档来了解如何自定义它?
    此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hi Takashi-san,

    您已经提到、您目前有一个 8 通道单通道 IP。 请告诉我您从哪里获取此文件、因为它不属于 TI JESD IP 存档文件(您提到您已经下载过)。

    TI JESD IP 下载存档文件包含许多参考设计、您可以将其用作起点。 Kintex UltraScale FPGA 包含 GTH 类收发器、因此您可以从 ZCU102 参考设计开始。 您将需要根据 JMODE7 的 JESD LMFS 参数修改设计。 该存档文件包含一份用户指南、其中介绍了 IP 的所有端口和参数。 我列出了一些自定义步骤:

    1>从 ZCU102 设计开始、执行测试位文件生成、以确保 Vivado 设置正常
    2>将相同的设计传输到您的 KCU115 FPGA。 用户指南的第 8.7 节介绍了这些步骤。
    3>根据 JMODE7 设置编辑 IP 参数 (jesd_link_params.vh) 和通道到样本映射 (refdesign_rx.sv) 文件

    完成这些更改后、最好运行仿真以检查设计是否按预期运行。

    请告诉我,如果这给你的细节,你需要.

    此致、
    阿米特