This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TI-JESD204-IP:有关 JESD204C RX 计数器清除信号 RX_CLR_ALL_ERR_COUNT 的规格问题

Guru**** 2578945 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1574078/ti-jesd204-ip-specification-questions-on-jesd204c-rx-counter-clear-signal-rx_clr_all_err_count

器件型号:TI-JESD204-IP


工具/软件:

您好、专家

您能否帮助澄清有关rx_clr_all_err_count输入的以下几点?

  1. 该信号是否被视为 A 电流 输入或 A 产品 输入?

  2. 什么是必需的 最小高宽度 (以时钟周期或时间表示)?

  3. 必须是输入 同步到 mgt_rx_usrclk2还是在我们这边 内部同步/脉冲整形 有什么好处?

  4. 是这样 在链路建立/正常数据接收期间安全置为有效 ? 如果有限制或注意事项、请告知我们。

  5. 如果可用、请分享 推荐的驱动方法 (例如,1–3 周期高电平脉冲,最小置为无效周期,置为有效之间的最小间隔)和任意脉冲 时序图

  6. (很高兴拥有)什么是 延迟 从置为有效到计数器读数为零(以时钟周期为单位)? 而且、在同一时钟周期中、优先权是— 清除 误差增量

提前感谢您的支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    下面给出了答案。

    1>信号是高电平有效且与 mgt_rx_usrclk2 域同步。 只要信号被时钟采样为“1",“,错误、错误计数器就会复位。  
    2>该表指示信号应位于目标时钟域中(应在外部执行同步)
    3>如果信号在链路建立期间生效、则会清除错误计数器。 它对链路操作没有任何影响
    4>信号是同步的、因此没有推荐的脉冲宽度。 未提供该信号的时序图、因为其行为类似于任何标准同步信号。
    5>延迟为一个 mgt_rx_usrclk2 周期
    5>清除将优先于增量

    请告诉我、这是否能满足您的疑问。

    此致、
    阿米特