This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC8812:设计查询

Guru**** 2582405 points
Other Parts Discussed in Thread: DAC8812

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1576716/dac8812-design-inquiry

器件型号:DAC8812


工具/软件:

尊敬的团队:

下面附上了我的电路板时钟要求方框图。

来自时钟合成器的时钟需要作为输入时钟馈送到电路板中的所有 ADC、DAC 和 FPGA 以实现同步。

此外、从 FPGA、像输入信号一样的输入 SYNC IN/LDAC 会馈送到所有 ADC 和 DAC、以便 FPGA 可以控制和同步所有数据转换器的活动。

对于 DAC8812、CLK 引脚仅用于串行时钟、我们也可以使用和中所示的 CLK 来实现同步。

 

请提供上述查询的最新信息。

此致、

Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Abhishek:

    DAC8812 中的 CLK 不启用任何同步边沿。  只有 CS 会启用同步。  您需要确保 CS 边沿足够精确、能够满足您的需求、或使用具有专用 LDAC 引脚的器件。  

    您的 33MSPS 用例~解决、因为我们的大多数产品系列都是 Δ L=<15MSPS、我们的大多数高速转换器都是>100MSPS。