Other Parts Discussed in Thread: DDS39RF10
您好:
我刚刚开始围绕 JESD204C 标准展开讨论、因此很抱歉、如果可以通过遵循该标准来普遍回答/解决其中一些问题...
我正在考虑将 DDS39RFS/RFxx 用于需要快速频率、相位和振幅调整以及极低相位噪声的单音 DDS 应用 (100MHz 至>7GHz)。
最初我希望在“DDS mode“下使用器件且 NCO 处于活动状态、但无输入 I/Q 数据…… 但是、FR 接口对于目标频率/相位更新速率而言略慢、幅度更新速率(受 SPI 接口限制、无法通过 FR 访问)则慢得多。
因此、现在我认为有潜力使用 FPGA 中的本地 NCO 生成 I/Q 数据以馈送到 DDS39RF10、然后与 NCO 输出混合以获得完整的功能需求:
- FPGA NCO 接受非常快的频率、振幅和相位命令、以在几百 MHz 的范围内调整其 I/Q 输出
- FPGA NCO I/Q 数据通过 SerDes 传输到 DDS39
- 与 DDS39 NCO 混合、可在所需音调下实现最终 DDS 输出
问题 1 :我并不完全理解在这个应用程序中对 DUC 模块的需求... 在将 I/Q 数据与 DDS39 NCO 混合之前是否需要 DUC +内插?
问题 2. :与问题 1 有关... 但是、输出采样率是否取决于输入 I/Q 数据和 DUC 设置? 它如何与 NCO 频率调优字配合使用? 或者、输出速率由 DUC 定义、而 DDS39RF NCO 则根据 NCO 状态仅调整每个 DUC 输出样本的值。
问题 3 :假设 SYSREF 要求得到满足,并且有一个恒定的 I/Q 数据流或串行器/解串器,整体相位噪声是否仅取决于 DDS39RF 器件的附加相位噪声和高速参考时钟 (CLK+/-)? 还是还取决于 FPGA NCO 中的 PN/抖动?
问题 4: 与问题 3 相关... 使用 DUC/内插滤波器是否会对相位噪声产生负面影响?
谢谢!
Eric