This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3669:连接到 TSWDC155EVM 时 LVDS 兼容性问题

Guru**** 2644735 points

Other Parts Discussed in Thread: ADC3669, TSWDC155EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1575119/adc3669-lvds-compatibility-problem-when-connected-to-tswdc155evm

器件型号:ADC3669
主题: TSWDC155EVM 中讨论的其他器件

工具/软件:

根据您的应用手册、ADC3669 评估板可连接到  TSWDC155EVM 板 进行评估。 但是、我发现 ADC3669 LVDS 输出与 TSWDC155EVM 板上的 Artix7 FPGA 不兼容。 ADC3669 的差分输出电压与 Artix7 FPGA 的差分输入电压不匹配。 请参见下图。 它是否会导致数据损坏或芯片物理损坏?

Artix7 LVDS 规格

ADC3669 LVDS 规格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    这个接口工作正常。 您特别担心哪种规格?

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    ADC3669 的典型差分输出电压为 700mVpp。 然而、Artix 7 FPGA 的最大差分输入电压仅为 600mV。 它是否会导致 Artix 7 侧面的数据损坏或物理损坏?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    高 HT、

    在 Artix7 侧、这 显示了当电压从最小值变为最大值时所需的输入摆幅

    它不反映该引脚可以处理的最大摆幅。

    ADC3669 输出 LVDS 电平 完全处于这些特定 Artix 引脚的绝对最大范围内。

    因此、不会造成任何损坏。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复。 由于 ADC3669 输出差分电压高于 Artix7 的最大输入差分电压(工作电压)、是否会在接收器侧导致逻辑误差?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    否、它不会在 RX 侧导致错误。  

    这两个电路板可协同工作、我们已在所有模式和配置中证明了这一点。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    以上是 LVDS 输出单端波形和差分波形。 ADC3669 数据表显示、差模输出峰峰值最大为 850mv、上图中是 850mv 1x VOD 还是 2x VOD?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    高 HT、

    参考差分波形图。 850mVpp 指的是 Vodx2。

    此致、

    Rob

    PS — 可能此图将有助于了解差分信号: