This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC39RF12EVM:[JESD204B]带有 VCK190 的 DAC39RF12EVM - JMODE2 的数据对齐顺序 (LMFS=8-2-2-4)

Guru**** 2609555 points
Other Parts Discussed in Thread: DAC39RF12EVM, DAC39RF12

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1582084/dac39rf12evm-jesd204b-dac39rf12evm-with-vck190-data-alignment-order-for-jmode2-lmfs-8-2-2-4

器件型号:DAC39RF12EVM
主题中讨论的其他部分: DAC39RF12

提交给 TI 支持团队、

您好:

我正在测试 DAC39RF12EVM VCK190 板 使用了 JESD204B 接口 我想确认 数据对齐(位/字节排序) 然后进行调制。

我们的设置如下:

  • JESD 子类: 0

  • JMODE: 2.

  • 通道: 2.

  • 内核时钟: 125MHz

  • 数据类型: 实数

  • 通道: 8.

  • LMFS: 8-2-4-4

  • 采样分辨率: 16 位

通过该配置、我们将发送数据 每个内核时钟 256 位 (与 DAC 输入数据速率匹配)。
请您澄清一下 如何对 256 位进行排序和映射 在 8 个通道上进行 JMODE 2 运行?
例如、哪些位对应于通道 A 和通道 B 样本、正确的是什么 通道和字节序列 DAC39RF12 在该模式下的预期是什么?

任何参考图或示例(类似于 DAC38RFxx 器件的参考图或示例)都将非常感谢。

非常感谢您的支持。
此致、
全州市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeongju:

    请参阅 DAC39RF12 数据表的表 7-26。 这说明了如何根据 DAC 的预期为 JMODE2 打包数据。 您将在下面的 4 个通道上发送 I 通道数据、在上面的 4 个通道上发送 Q 通道数据。 Xilinx IP 连接所有通道数据、从而创建一条 256 位的总线(8 个通道*每个通道 32 位)。  

    在 JMODE2 中、F=2、这意味着帧大小为 16 位。 在您的 IP 中、每个通道为 32 位宽、因此如果您使用表 7-26 中的 JMODE2 图像并按大小并排创建两个帧、您应该能够查看样本到通道数据的映射(每个周期 I 和 Q 各 8 个样本)。 要获得帧数据到通道的精确映射、您需要根据 IP 的需要参考数据打包顺序。 我将要求您参阅 Xilinx IP 用户指南(或 AMD 支持)。

    此致、
    阿米特