This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS6422:输出负载电容

Guru**** 2650475 points

Other Parts Discussed in Thread: ADS6422, SN65LVDS100

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1590786/ads6422-output-load-capacitance

部件号: ADS6422
主题中讨论的其他器件: SN65LVDS100

您好! 我正在设计一个连接 ADS6422 与 Xilinx 7 系列 FPGA 的 PCB。 我的问题与 ADC 的外部负载电容有关。 数据表中指出、在不在 ADC 上使用内部端接的情况下、最大负载电容为 5 pF。 不过、我在 Xilinx 文档中读到、FPGA 输入电容为 8 pF。 我想知道是否应该在 ADC 和 FPGA 之间放置一些东西(缓冲器或其他替代方案)来驱动外部负载电容。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Xabier:

    如果 ADC 的输出和 FPGA 的输入之间的互连距离、那么我会在两者之间放置一个缓冲器。

    比如、超过 2-3 英寸。

    如果两个器件距离更近、则无需使用外部缓冲器。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Rob 的快速响应、它非常有帮助。 您特别建议使用任何缓冲器配置吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Xabier:

    对于 LVDS、我将使用以下 PN: SN65LVDS100

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rob、  

    感谢您提供快速准确的反馈。 这是非常有帮助的。

    此致、  

    Xabier