This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS127L01:寄存器和电容器

Guru**** 538920 points
Other Parts Discussed in Thread: TIDA-01471, ADS127L01
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1071701/ads127l01-register-and-capacitor

部件号:ADS127L01
“线程”中讨论的其它部件:Tida-01471

您好,

我有疑问。

请告诉我为什么 TIDA-01471“原理图”中描述的 R2,R3和 R4连接。

https://www.ti.com/tool/TIDA-01471

如果原因是阻尼电阻,请告诉我它连接到 ADS127L01的输入端(SCLK 和 DIN,ADC_CS)而不是 IC 的输出端的原因。

2. R2 = R3 = R4 = 499Ω Ω,但请告诉我该值大于50Ω Ω 的原因。

3.是否正确地认识到连接至 SCLK 的电容器(C18)的作用是降噪?

此致,

西伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Nishie,

    RC 滤波器通常添加到数字控制线路中,以减少 ADC 输入的上升时间,这些输入可以与 ADC 输入相结合,并增加噪音。  

    通常,仅添加一个电阻器,范围为10ohm 至100ohm,该电阻与 ADC 输入引脚的寄生针电容相结合,形成低通滤波器,从而降低数字信号的边缘速率。  SCLK 通常是最活跃的数字信号,并且多次增加少量额外电容以进一步降低 SCLK 信号的边缘速率。

    这些电阻值不是为源端接添加的(本例中通常使用50欧姆),这就是为什么电阻值具有如此广泛的值范围。  499欧姆高,肯定会限制最高 SCLK 频率,但在这种设计中,f-SCLK 足够低,因为499欧 姆系列电阻器仍能实现可靠的通信。

    1. 在数字输入引脚上添加了电阻器和电容器,以降低数字信号的边缘速率,从而减少数字噪声耦合到输入中的数量。

    2. 电阻值 R2,R3和 R4用于降低信号的边缘速率,而不是用于阻抗匹配。

    3. C18增加了额外电容,进一步降低了 SCLK 信号的边缘速率,进一步降低了数字噪声耦合到 ADC 输入中。

    此致,
    基思·尼古拉斯
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Keith San,

    感谢您的支持。

    我会就此告诉客户。

    此致,

    西伊