This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC09QJ1300EVM:输出振幅不足问题

Guru**** 2382480 points
Other Parts Discussed in Thread: ADC09QJ1300EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1074353/adc09qj1300evm-not-enough-output-amplitude-issue

部件号:ADC09QJ1300EVM
“线程: 测试”中讨论的其它部件

您好,专家,

我的客户遇到  ADC09QJ1300EVM 输出振幅不足的问题。

测试条件1 (无问题)

GUI:板载50M Ref,FS=500Msps,JMODE10

     Rx_DIV = 16,32和64

输出振幅为460mV @RX_DIV=16 (195.3MHz)

输出 振幅为 540mV @RX_DIV=32 (97.7MHz)

输出 振幅为530mV @RX_DIV=64 (48.8MHz)

测试条件2 (问题)

GUI:板载50M Ref,FS=800Msps,JMODE10

     Rx_DIV = 16,32和64

输出 振幅为280mV @RX_DIV=16 (312.5MHz)

输出 振幅为380mV @RX_DIV=32 (156.25MHz)

输出 振幅为340mV @RX_DIV=64  (78.125MHz)

*它是规格输出 V diff (最小) 400m Vpp-diff

 在 这种测试条件下,FPGA 未锁定 PLL。

测量点

R234 (DNP)  J9 TRIGOUT+侧和  R241 (DNP)  K9 RTIGOUT-侧

请告诉我你的建议。

谢谢

穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Muk,

    对于第二个用例,您能否确认 CPLL 已锁定? 可通过单击 GUI 上下面的按钮来检查它。 PLL 将被锁定,且将呈绿色。 您还可以确认何时使用  

    另外,请确保在更改 RX_DIV 设置 TRIGOUT_EN 时已禁用,然后已启用。  

    您还可以尝试不同的采样频率可能是1G 而不是800MHz,看看您是否仍然看到问题。  

    此致,

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Neeraj-San

    感谢你的回复。

    -按下 EVM 标签中的按钮后,它们会确保 ADC PLL 标签的 PLL 状态为绿色。
    如果 PLL 状态不是绿色,则不会输出时钟。
    -更改 RX_DIV 设置时,TRIGOUT_EN 已关闭/打开,但这种现象没有得到改善。
    ・我附加了一个设置为1G aslo 的波形。

    e2e.ti.com/.../amplitude_5F00_problem.xlsx

    用于测量的示波器波段为300MHz,2.5GS/s
    该探头为1GHz FET。

    他们发现了不同的测试结果,有时良好,有时甚至坏,即使是800Msps 和500Msps (也是1Gsps)

    他们是否可以 使用 GUI 设置修改输出振幅? 此外,你有什么建议吗?  

    此外,在 FS = 800Msps 时,FPGA PLL 在振幅接近500mV 时锁定。
    但是,TI 的 JESD204 IP 的数据输出尚未确认。
    使用 TI 的 JESD204 IP 时,是否有方法检查 Xilinx FPGA 收发器的输出?

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     附加的文件

    e2e.ti.com/.../1205.amplitude_5F00_problem.xlsx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Muk,

    我在测量技术方面看到了两个问题。  

    1.用于测量的 Oscope 带宽不足。 客户是否可以尝试 使用500MHz 或1GHz 带宽 Oscope 的范围?

    2.如果您想测量摆动,我建议填充 R234和 R241,并移除 R236和 R240,然后进行测量。  

    您可以通过在 Vivado 上映射 Xilinx FPGA Ila 来检查其输出,然后从 Vivado 中导出波形。  

    此致,

    Neeraj。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    在 FS=500Msps、RX_DIV=64时 ,输出频率为49MHz。

    听诊器的带宽足够了,对吗?

    但是,他们有时会发现上述情况下的输出振幅问题。

    (问题1)

    请您在  实验室条件下进行测试吗?

    板载50M Ref,FS=800Msps,JMODE10和 板载50M Ref,FS=500Msps,JMODE10

    Rx_DIV = 16,32和64

    R234 (DNP)  J9 TRIGOUT+侧和  R241 (DNP)  K9 RTIGOUT-侧

    (问题2)

     通过 GUI 设置(更改频率设置)更改输出振幅的行为是否正确?

    (问题3)

    他们希望检查 JESD204 IP 中的 GTX 8b10b_rxtx 的输出

    他们试图修改电烤炉,如下所示:

    (*)    输出 [31:0]gt0_rxdata_out ,

    但是,他们看不到这些数据。

       JESD204 IP 中是否有任何检查 GTX 8b10b_rxtx 输出的方法?

    他们正在考虑调试方法。

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Muk,

    以下是在实验室中根据上述条件进行的测量。  

    此致,

    Neeraj

    e2e.ti.com/.../RX_5F00_-DIV.pptx