线程中讨论的其他部件:ADS54J40EVM, TSW14J56EVM, TSW14J57EVM
您好,
我们正在考虑将 DAC3XJ8XEVM 参考设计板连接到 Xilinx UltraScale+评估板,例如 KCU106或 ZCU102。
到目前为止,我可以看到一些针脚映射差异,在这方面,我有几个问题:
1.是否有可与 DAC3XJ8XEVM 配合使用的 FPGA 评估板列表(来自 Xilinx 或英特尔)?
2. 哪个评估板最初用于 DAC3XJ8XEVM 开发?
谢谢,
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我们正在考虑将 DAC3XJ8XEVM 参考设计板连接到 Xilinx UltraScale+评估板,例如 KCU106或 ZCU102。
到目前为止,我可以看到一些针脚映射差异,在这方面,我有几个问题:
1.是否有可与 DAC3XJ8XEVM 配合使用的 FPGA 评估板列表(来自 Xilinx 或英特尔)?
2. 哪个评估板最初用于 DAC3XJ8XEVM 开发?
谢谢,
Dessislav,
我发送的关于 ADS54J40EVM 的相同答案也适用于 DAC3xJ8xEVM。 唯一的区别是,Zynq 平台没有按照 Vita-FMC 标准将 SYNC+/-引脚路由到正确的 FMC 引脚。 要将这些平台与 DAC EVM 配合使用,您必须将 SYNC 连接到 Zync 板上的备用 SMA (该电路板路由到备用 FPGA 引脚 ),并将其连接到 DAC EVM 上的 J21引脚1 (CMOS_SYNC_AB)。
此致,
吉姆
感谢您的澄清,我计划使用 ZCU102,根据您之前的回答,这种方法可以正常使用。
为了完整起见,我将在此处添加您之前的答案,假设 DAC37J84EVM 也是如此。
Dessislay,
ADS54J40EVM 可以与以下所示的 Xilinx 开发套件配合使用。 该 EVM 还可与 TI TSW14J56EVM (Arria V FPGA)和 TSW14J57EVM (Arria 10 FPGA)配合使用。 TSW14J56EVM 板用于初始开发。
此致,
吉姆
开发套件
Kintex UltraScale KCU105
Kintex-7 KC705
Virtex-7 VC707
Virtex UltraScale VCU118
Zynq UltraScale ZCU106
Zynq-7000 SoC ZC706
Zynq UltraScale ZCU102
Artix AC701
感谢您对 SYNCp/n 信号和所需的额外 SMA 跳线连接的澄清。 我看着它,SYNCp/n 信号是 DAC 的输出(在原理图上显示为输入时似乎错误,数据表显示了它的和输出,它是“发送器同步请求,LVDS 正输出”。 如果未使用,则可以保持打开状态”)。 目前我不打算使用 SYSREF 信号,因此我认为我也不需要同步信号。 如果我在这里漏掉了一些东西,请纠正我的错误。
此外,我还有一个关于此板的类似的附加问题,与它的交流耦合输出有关。 我需要将输出进行直流耦合,实现输出的方法是将 T1引脚3和4和6和1以及 T2引脚1和6和3和4短路,请参见下图。
您是否看到此输出从交流耦合转换为直流耦合的问题?
Dessiav,
使用 JESD204B 设备时,始终需要同步。 此部件可以驱动同步 ase2e.ti.com/.../6813.JESD204B-Overview-_2D00_-May-2018.pptx 差分 LVDS 或单端 CMOS。 使用 JESD 部件时,您似乎是新用户。 我附上了一份 JESD204B 培训概述,该概述可能对您有所帮助。 DAC 将需要 SYSREF 输入,因为同步内部时钟需要该输入。
您可以通过拆除变压器并将电极片与0欧姆电阻器短路来将电路板转换为直流耦合,从而连接到 SMA 连接器。
此致,
吉姆