This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ2700:时间戳

Guru**** 2382630 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1073693/adc12dj2700-timestamp

部件号:ADC12DJ2700

团队,  

我们希望在 ADC 上使用时间戳功能。 请参阅以下数据表的片段。

我不清楚 TMSTP 是否为该差分对实施 LVPECL 和 LVDS 接收器。

这些输入的信号为 LVPECL 信号

我想知道,假设链是 LVPECL 驱动器到 LVPECL 接收器,我是否可以实施 DC 耦合解决方案。 (请参阅下面的 SLLA120片段)

如果 TMSTP 是 LVDS 接收器,我需要将 LVPECL 信号转换为 LVDS,然后使用交流耦合方案。 (请参阅下面的 SLAA840片段)
链:LVPECL 驱动程序>> LVDS 转换>> LVDS 接收器

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    迈克尔:  

    时间戳信号是差分信号,但与 LVPECL 或 LVDS 的电压摆动和共模标准不完全匹配。 以下是时间戳信号的信号摆动要求  

    以下是 DC 如何将来自 FPGA 的 TMSTP 信号与之连接。  

    当 TMSTP_LVPECL_EN =1时,FPGA 具有内部50ohm 电阻器,ADC 每条线路也有50 Ω 接地。 因此,在理论上,以下所示电路应该正常工作,不 需要添加任何组件。  

    此致,

    Neeraj