请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:AFE58JD32 我们在主板上使用3个 AFE58JD32。 由于 FPGA 中的引脚不可用,我们将 SCLK,SDIN 和3 AFE 的 SDOUT 短接在一起。 AFE 的 Seno 和 Sene PINS (SPI enable)单独提供。
根据数据表,每个 SPI 引脚的输入电容为12pF,输入电流为200uA。因此,FPGA 端这些引脚的短路将导致 FPGA 引脚的输出电容为36pF,输出电流为600uA。
即使 FPGA 引脚也可以支持8 mA 输出电流,这样连接 SPI 引脚是否会影响 SPI 信号的速度?
我们是否需要在 FPGA 和 AFE 之间使用 SPI 缓冲器来实施这种拓扑?