This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12QJ1600EVM:使用 Xilinx FPGA 评估板进行评估

Guru**** 2035740 points
Other Parts Discussed in Thread: ADC12QJ1600EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1086190/adc12qj1600evm-evaluation-wit-xilinx-fpga-evaluation-board

部件号:ADC12QJ1600EVM

您好,

我的客户希望使用 Xilinx FPGA 评估板(而不是 TSW14J5XEVM)评估 ADC12QJ1600EVM。
这是可行的吗?
如果是,如何处理?

此致,

希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平野山

    请客户访问以下链接,请求免费的 TI JESD204快速设计 IP:  https://www.ti.com/tool/TI-JESD204-IP

    目前,JESD204快速设计 IP 支持以下 FPGA 系列:

    • XilinxRegisteredVirtex UltraScale 和 UltraScale+
    • Xilinx Kintex UltraScale 和 UltraScale+
    • Xilinx Zynq UltraScale+和 Zynq UltraScale+(自动)
    • Xilinx Artix 7和 Artix 7 (自动)
    • Xilinx Virtex 7.
    • Xilinx Kintex 7和 Kintex 7 (自动)
    • Xilinx Zynq7000和 Zynq7000 (自动)

    IP 中包括文档和参考设计示例,允许用户快速启动并运行。

    此致,

    吉姆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    吉姆,

    感谢您的回复。
    让我再确认一件事。
    除了 JESD IP,不需要特定的插座板来连接 TI EVM 和 Xilinx EVM?

    此致,

    希拉诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    平野山

    不是百分百确定,但我想说你应该能够直接插上两块板。 只要两个 FMC 连接器上的所有所需信号匹配,就应该正常。

    此致,

    吉姆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    吉姆,

    我明白了,谢谢!

    此致,

    希拉诺