This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J66:是否有 SYSREF±的寄存器,并让用户知道 SYSREF±信号是否被 ADC 捕获?

Guru**** 1821780 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1087192/ads54j66-is-there-any-registers-for-sysref-and-lets-the-user-know-if-the-sysref-signal-is-captured-by-the-adc

部件号:ADS54J66

主席先生,你好,

在我们的项目中,我们希望通过 JESD204B 实现通电确定性阶段。 但是,到目前为止,加电阶段并不是决定性的。

 ±要检查 SYSREF±的状态,以了解是否由 ADC 捕获 SYSREF 信号。 我们能否从寄存器获得状态?

此外,您是否对启动决定性阶段有任何想法?

顺祝商祺!

磅时

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没有显示 SYSREF 状态的寄存器。 确保 SYSREF 是直流耦合的,共模和电压摆动符合数据表规格。 如果交流电耦合,请确保发送至少两个脉冲。 同时确保 SYSREF 的频率正确。 最大 SYSREF =数据速率/(K *N),其中 N 是整数。  

    关于您的确定性问题,这可能是由于 RX 端的 RBD 设置无效造成的。 有关详情,请参阅附件。

    此致,

    吉姆

    e2e.ti.com/.../6303.Achieving-Deterministic-Latency-in-a-JESD204B-Link.pptx