This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC32RF45:SBAA226配置文件

Guru**** 1791630 points
Other Parts Discussed in Thread: ADC32RF45, ADC32RF83, ADC32RF80
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/567634/adc32rf45-sbaa226-configuration-file

部件号:ADC32RF45
主题中讨论的其他部件: ADC32RF83ADC32RF80

你好


在ADC32RF45数据表的2016年12月版本中:

请参阅表115。 第112页上的初始化顺序。

当我单击链接转至SBAA226时,TI网站上没有该页面。

ADC32RF80/ADC32RF83数据表也是如此。

我在TI网站上找不到此信息。 在哪里可以找到它?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我已询问数据表作者引用了哪些文件。  我会告诉你我发现了什么。  我在查看文档和路径名时对该LIT编号的早期推测是文献编号指向文件的zip文件夹,而路径名称似乎表示PDF文件的文件夹。   我怀疑路径名确实需要指向另一个文件夹。 但我们会发现。

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    指向该文献编号的链接应指向一个配置的zip文件,该文件可写入SPI寄存器空间以配置设备。   这些文件的内容与EVM的SPI GUI安装程序附带的配置文件非常相似。  请参阅附件。

    此致,

    Richard P.

    e2e.ti.com/.../SBAA226.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard

    我查看了本文中附加的此配置文件<SBAA226.zip> ,我找不到IL_Config_Nyqx_CHA/B中描述的寄存器  目前我们尚未初始化这些寄存器。  在我看来,其它页面上的许多寄存器设置不在数据表中。  请帮助。

    谢谢

    Sam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    对不起,我指的是非线性Trims,用于Nyquist通道A和B

    谢谢

    Sam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    ADC32RF45中有许多特殊寄存器,应设置这些寄存器以优化性能,这些寄存器没有记录每一个的内部功能。   通常,当设备的开发即将结束时,会有许多微调设置最终完成-例如,内部电路中的偏置电流可能为10微安,而内部电路中的偏置电流可能为15或5微安。   这种事情。  通常,这些微调值会硬编码到熔丝中,或者在硅设计中硬编码。  但此器件具有*大量*此类微调,有些*是*在设计中设置的,有些是在制造中由保险丝设置的,但有些是打开的,应该在每次通电后通过SPI写入设置。   数据表的作者一直在研究如何使这些特殊登记簿得到明确的记录。  数据表的早期草稿中有一个地址/数据对大表,其说明基本上 是'只写这些值'。  他们将该信息放在 zip文件中的当前数据表中,并带有可下载的链接。   但是 ,您在那些设置操作模式并具有数据表说明的文件中看到的内容,您可能会更改为您希望看到的操作模式内容,但是那些文件中的*其它*内容,您应该保持不变并执行它们。    到目前为止,我指的是那些你在这里看到的文件,它们不是非线性修正。     对于那些非线性TRIM的文件-这些文件中的几乎所有寄存器都是TRIM值,这些值用于不在基本寄存器映射中的寄存器。   这些操作也应该简单地按照您在文件中看到的那样进行。   您可能已经从数据表中看到,ADC的每个通道实际上都是由四个子ADC组成的4路交错组合。  在四个子_ADC之后有一个数字逻辑,在四个子_ADC之间执行偏移校正。   之后,还存在一个逻辑块,用于调整器件中的非线性,并且此非线性校正高度依赖于频率。  因此,有一个NL校正的净尺寸值文件,该文件用于输入信号在第一个Nyquist区域时,另一个文件用于在第二个Nyquist区域时,另一个文件用于第三个Nyquist区域。  在完成所有其他配置后,您应该只对ADC执行这些SPI写入。   如果未加载NL配置文件 ,则在第2次和第3次谐波上观察到的性能以及某些互调产物可能比加载文件时看到的性能更差。

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard

    在zip文件中,NL_Config_Nyqx_CHA如下所需

    0x4003 0x00 //CHA Nyq2的非线性Trims。 请记住,配置文件的编程顺序是Powerup模拟配置->IL_Config_Nyqx_CHA->IL_Config_Nyqx_CHB->NL_Config_Nyqx_CHA->NL_Config_Nyqx_CHB->JESD_Config

    0x4004 0x20 //...

    0x4002 0xf8 //...

     

    从数据表中,NL_Config_Nyqx_CHA的页面应为0x68万。 它是在设置上被误解还是我错过了一些东西?

    谢谢

    Sam

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    如果您在文件内部查找IL配置,您会在该设置的早期看到Nyquist区域和启用位*are *在该页面中。  您在NL配置文件中查看的寄存器有许多特殊的TRIM寄存器,它们没有单独记录在数据表中。  它们就是它们的样子。

    0x4002 0x00
    0x4003 0x00 //为CHA选择的主数字页
    0x4004 0x68
    0x6044 0x01 //为交错校正器编程全局设置
    0x6068 0x04 //...
    0x60FF 0xC0 //...
    0x60A2 0x09 // Cha的Progam Nyquist区域2,Nyquist区域=1:0x08,Nyquist区域=2:0x09,Nyquist区域=3:0x0A
    0x60A9 0x03 //...

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard

    我问的原因是因为我们有4块带有产品ADC部件的主板,其中3块主板的工作情况比第四块主板好得多。  我将示波器探针放在其中一个JESD链路上,三个工作板发送 K 28.5 在首次ADC初始化后,偶尔需要2或3次尝试 才能让ADC发送  K 28.5。  第四块板变得更糟,50 % I多次尝试重新初始化ADC后,都无法再对28.5 进行K。唯一的问题是重启电路板,希望卡能够再次初始化。  您是否有任何调试此问题的建议?

    谢谢
    Sam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    这取决于你看到的是什么。   当确认同步时,ADC将发出K 28.5。   因此,这取决于在探测串行数据线时,您是否看到K 28.5 在同步过程中离开ADC,或者FPGA中的SERDES是否无法可靠地检测模式。   检查ADC的同步输入引脚处的同步信号逻辑电平和信号的共模,前提是您正在使用LVDS同步。  您应该具有足够的摆幅-对于LVDS驱动器,峰值与峰值之间的差值通常约为700mV -并且信号的通用模式约为1.2V。   如果ADC无法可靠地看到同步信号,则可能是一个问题。   如果ADC能够看到同步信号,并且ADC正在输出K 28.5 ,那么对于更快的信道速率,FPGA可能会遇到太多位错误,无法完成链路初始化。   您的车道速率是多少?或者您的采样速率和操作模式是多少?  在大约12Gbps的通道速率下,我们必须启用FPGA中的自适应均衡功能,并将ADC中的通道去重设置为大约-6.2dB,以获得无错误的链路操作。  您的FPGA和信道速率可能不同。

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard

    感谢您的响应,两个芯片出现故障。  确认同步时,ADC无法发送K 28.5。  通过查看FPGA的JESD通道的范围之一来观察此情况。  关于同步信号,是的,它是LVDS,它直接从Xilinx FPGA生成LVDS信号,符合LVDS要求。  

    谢谢

    Sam