This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5687EVM:dac5687输入时钟

Guru**** 2387830 points
Other Parts Discussed in Thread: DAC5687
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/569925/dac5687evm-dac5687-input-clock

部件号:DAC5687EVM

大家好,

我有一个DAC5687EVM板,希望将16位数字数据转换为模拟信号。 我从Xilinx FPGA板获得了数字数据。 DAC5687EVM板需要0-1Vpp方波时钟信号。 FPGA板提供0-3.3Vpp方波,最高可达100 MHz。 这些问题是:

1)如何衰减从FPGA获得的时钟信号?

2)是否有其他用于DAC5687 EVM时钟的解决方案?

3)如何获得0-1Vpp低抖动高频方波?

非常感谢...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yunus,

    通常,FPGA时钟输出的抖动性能较差,通常不建议将其用作数据转换器的样例时钟。 我建议您考虑使用TI CDCE6.2005万时钟发生器。 有关将此部件与TI DAC配合使用的示例,请参阅随附的示意图。

    此致,

    Jim

    e2e.ti.com/.../DAC328XEVM_2D00_SCH_5F00_revE.pdf