This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D1800:adc12D1800时钟正频1/4时钟频率

Guru**** 2388100 points
Other Parts Discussed in Thread: ADC12D1800
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/569257/adc12d1800-adc12d1800-clock-spur-at-1-4-clock-frequency

部件号:ADC12D1800

大家好,

我们已经使用TI ADC12D1800CIUT/NOPB制造了5个PCB,它们在825MHz (采样时钟速率3300 MHz的1/4)时产生类似的结果。

没有输入信号的校准循环不起作用。

我们不知道该怎么做来减少峰值。
 

您能提供一些建议吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,ajayt

    ADC12D1800器件使用交错架构来实现高采样率。 在2输入模式下,采样速率为1800MSPS的每个输入由2个内部转换器采样,每个转换器以FS/2或900MSPS速率运行。

    在1输入模式(DES或双边缘采样模式)中,单个输入由所有4个内部转换器采样。 对于3.6 GSPS的采样速率,每个交错转换器都以FS/4或900MSPS的速率运行。

    FS/4在1输入模式下的正则是由4个交错转换器之间的微小偏移不匹配引起的。 正确的校准可以最大限度地减少这种刺激,但无法完全消除它。

    有关此器件架构,不同刺激源和缓解技术的更多详细信息,请参阅本文档,尤其是第2.1 交叉存取技巧部分。

    http://www.ti.com/analogue/docs/litabsmultiplefilelist.tsp?literatureNumber=slaa617&docCategoryId=1&familyId=82

    我希望这会有帮助。

    此致,

    Jim B