This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1274EVM-PDK:CLK到SCLK的泄漏

Guru**** 2547740 points
Other Parts Discussed in Thread: ADS1278

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/566619/ads1274evm-pdk-clk-to-sclk-leakage

部件号:ADS1274EVM-PDK
主题中讨论的其他部件:ADS1278

您好,

我使用的是ADS1274EVM单机版。

我已经测量了所有输入电压并打开了所有的JP (我使用27MHz的内部振荡器)。

当我用示波器(SCLK是一个输入,因此应该清晰)查看SCLK时,我看到振荡器出现"泄漏"。

有一个27MHz信号,幅度为300 mV。

什么会导致此泄漏以及如何阻止它。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的Eyal:

    感谢您的提问。 我不认为这是我们曾经注意到的,因为它过去没有造成问题。 300mV似乎很不同寻常。 从CLK到SCLK的耦合可能看起来如此大的一个原因是您正在探测SCLK的方式。 确保探头上的接地导线尽可能短,并连接到最近的接地连接,以尽量减少其形成的环路。 您可以尝试使用小导线代替提供接地夹。

    我能想到的关于进一步降低EVM耦合的唯一建议可能是使用更低的DVDD电源以降低时钟信号振幅。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Ryan:

    感谢您的帮助,请让我介绍一下我们的设置。
    我们已使用MMB0电路板测试了ADS1274EVM,一切都运行完美。
    第二阶段是拆除MMB0板,并将EVM与客户的FPGA/MCU连接,以确保我们了解如何操作它。
    虽然我们严格遵循用户指南,从外部提供电压和时钟,但我认为这意味着我们仍然在做一些错误,因为我们无法获得ADC采样的数据。
    相反,我们看到Eyal在两个不同的EVM上描述的泄漏现象。

    您能否帮助我们了解我们应该如何使用外部MCU/FPGA操作EVM?
    是否有任何跳线我们没有注意到需要更改?

    Eyal,
    您能描述一下您使用的跳线,电压和时钟吗?

    此致,
    NIR。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,NIR,

    如何为EVM提供时钟? S6,JP4和JP5的配置是什么?

    似乎有多种选项可用于为EVM上的ADS1278提供时钟源,使用板载晶体或通过MMB0 DSP上的GPIO。 将时钟信号彼此隔离的最简单方法可能是卸载S6并将CLK和SCLK直接连接到各自的测试点。


    此致,