This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D1000:非多路复用模式下的测试模式

Guru**** 2527670 points
Other Parts Discussed in Thread: ADC12D1000

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/571973/adc12d1000-test-pattern-in-non-demux-mode

部件号:ADC12D1000

您好,

我想知道adc12d1000数据表中显示的非多路复用模式的测试模式是否正确。
事实上,我正在尝试将FPGA与1GHz的ADC (DCLK频率因此为1/2*fadc=500MHz)同步,我观察I总线的以下顺序:
T0:004h
T1:004h
T2:FFBh
T3:FFBh
T4:004h
T5:004h
T6:FFBh
T7:FFBh
T8:004h
T9:004h

我确信数据在FPGA输入处正确采样,因为我执行了数据相位对齐。
我可以保证在窗口的中间取样数据。

此外,如果将我观察到的数据与表2中显示的ID输出的多路复用模式进行比较,
考虑到每份样本记录两次,这似乎与我观察到的情况一致。
我假设模式生成器位于1:2解复器之前,它只是相同的。
因此,如果未激活多路复用器,则可以在流中看到表2的每个样本两次。

您能否确认我的观察结果,如果正确,请更正数据表?

此致,请提前感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Christophe

    您能否提供至少24个样本的测试模式捕获结果?

    我相信数据表中的模式描述对于多路复用器和非多路复用器模式都是正确的,但会仔细检查。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    以下是在非多路复用模式下为I和Q捕获的测试模式(第一列和第二列):

    4	0
    4	
    	FFFF
    4	FFFF
    fffb	0
    fffb	0
    4	FFFF
    4	FFFF
    fffb	0
    fffb	0
    4	0
    4 0	
    4 4	FFFF
    4	FFFF
    fffb	0
    fffb	0
    4	FFFF
    4	FFFb
    	0
    fffb	0
    4	0 4 0
    4	4
    	FFFF
    4	FFFF fffb
    	0
    fffb	04
    	FFFF
    4	FFFF
    fffb	0
    fffb	0
    4	0
    4	0
    4	FFFF
    4	FFFF 

    此致,
    Christophe
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢Christophe

    我明天会尝试收集一些比较数据,以验证应该发生的情况。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Christophe

    我已经验证了I和Q数据输出的非多路复用测试模式与数据表一致。

    使用EVM,不容易同时获取I和Q的数据,但我能够确认每个模式都是正确的。

    下面是我的结果。 我使用ADC12D1XXXXRB平台进行捕获,该平台始终采用1:2的解复用模式进行捕获。 因此,由于非驱动FPGA输入通道,每一秒钟的数据点都是垃圾。

    e2e.ti.com/.../ADC-TPM-captured-in-nondemux-mode-ADC12D1800RFRB.xlsx

    请再次查看您的捕获/计时/存储等的配置,以查找可能导致问题的原因。

    另一项检查是将低频正弦波输入ADC。 这也有助于指出哪些样品可能出现顺序不对,缺失,重复等情况

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    事实上,我们确认,我们方面有一个问题。 我们用oscilocope测量输出信号,进行了另一个诊断。 为此,我们找到了一种方法来显著降低主板上的ADC采样时钟。 我们从1GHz降至100 MHz (10 ns的比特时间),我们记录了DQ9_P和ORQ_P (见下文),他们确认数据表正确无误。

    感谢你的帮助。

    此致

    Olivier B.

    DQ9_P捕获

    ORQ_P捕获

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Olivier
    感谢您的更新。
    由于您已经确认了以较低速度运行的正确模式,我将结束此讨论线程。
    如果您对其他主题有任何疑问,请发布新的主题。
    此致,
    Jim B