您好,
我想知道adc12d1000数据表中显示的非多路复用模式的测试模式是否正确。
事实上,我正在尝试将FPGA与1GHz的ADC (DCLK频率因此为1/2*fadc=500MHz)同步,我观察I总线的以下顺序:
T0:004h
T1:004h
T2:FFBh
T3:FFBh
T4:004h
T5:004h
T6:FFBh
T7:FFBh
T8:004h
T9:004h
我确信数据在FPGA输入处正确采样,因为我执行了数据相位对齐。
我可以保证在窗口的中间取样数据。
此外,如果将我观察到的数据与表2中显示的ID输出的多路复用模式进行比较,
考虑到每份样本记录两次,这似乎与我观察到的情况一致。
我假设模式生成器位于1:2解复器之前,它只是相同的。
因此,如果未激活多路复用器,则可以在流中看到表2的每个样本两次。
您能否确认我的观察结果,如果正确,请更正数据表?
此致,请提前感谢

