This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC37J82:JESD起始匹配字符配置79

Guru**** 2549450 points
Other Parts Discussed in Thread: DAC38J84

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/571933/dac37j82-jesd-start-match-character-config79

部件号:DAC37J82
主题中讨论的其他部件:DAC38J84

配置寄存器79具有一个JESD字符匹配字段,用于确定何时开始缓冲。 它能否用于将发送器(FPGA)的JESD样品与多个模块的DAC对齐。 即,在没有SYSREF和子类1的情况下,它是否可以执行类似的功能? 我能否获得有关此注册表的更多详细信息?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Lance,

    我们正在研究这一问题。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Lance,

     

    本节将为您进行总结。 DAC38j84不支持非子类1模式(即需要SYSREF)

     

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim,

    你说:".本节总结了." 是否应该有附件或链接?

    在任何情况下,我们目前在子类0中使用它,它工作正常,除了由于子类0操作而预期的采样时间不确定。 我们无法在子类1中使其可靠地工作,但这是因为我们的主板上的信号水平。 我们将在下次重新调整时修复此问题,但希望config79能够在过渡期间使我们更接近。

    谢谢!

    Lance

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Lance,

    已附加缺少的信息。

    此致,

    Jim

    e2e.ti.com/.../JESD204B.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jim,
    感谢您提供此文档。 我了解子类1的操作,我还找到了仅支持类1的数据表语句。

    但是,我们当前的主板不连接SYSREF,因此我们使用子类0,它工作正常,但时间非常不可预测。 我希望config79可以缩小不确定性,直到我们重新设计主板以正确使用SYSREF,并理解它不会像子类1那样好。 听起来这不是您所支持的。

    谢谢!
    Lance
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Lance,

    很遗憾,这是正确的。

    此致,

    Jim