This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC128S102:断电VA与SPI总线

Guru**** 2455360 points
Other Parts Discussed in Thread: ADC128S102

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/583331/adc128s102-power-down-va-vs-spi-bus

部件号:ADC128S102

在我们的应用中,我们有两个独立的+3.3V稳压器。  一个为VA/VD引脚供电,另一个为FPGA供电,FPGA将SPI总线输出到ADC。 虽然两个稳压器都由相同的+5V电源供电,但它们可能以不同的速率断电,从而导致SPI总线电压高于VA/VD电压。  这是个问题吗?  在第17页的数据表第7.3 章第3节“数字输入和输出”中,它指出: “ADC128S102 (SCLK,CS和DIN)的数字输入的工作范围为0 V至VA。  输入不易锁定,可以在数字电源(VD)之前断言,不 会有任何风险。"

如果断电时SCLK,CS和DIN超过VA/VD ~200毫秒,您是否发现它们存在任何问题?

谢谢!

Jim Becker
Raytheon SAS
加利福尼亚州埃尔塞古诺

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Jim

    根据数据表,数字输入可以在数字电源启动之前进行确认(但需要确保它们不会违反建议的操作条件)

    我们可以做的一件事是在ADC128S102设备上复制您的用例,看看我们是否可以为您提供一些实时数据。

    谢谢,此致

    Abhijeet