This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7070双路输入时钟(00)

Guru**** 2445440 points
Other Parts Discussed in Thread: AFE7070

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/582174/afe7070-dual-input-clock-00

主题中讨论的其他部件:AFE7070

您好,

我想在"双输入时钟(00)"模式下使用AFE7070。 我已将register0值配置为0xB6或0xB4,并且没有RF输出, 当我将"data_clk_sel"更改为'1'时,它开始工作(它们是输出RF),即使我从输入断开CLK_IO信号。 CLK_IO对AFE7070的信号看起来正常。 目前,我使用异常配置,因为register0的值是0xBE,我可以做些什么让这个模式工作?

非常感谢,

人权

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,HRI:

    在双输入clcok模式下,Config0应设置为0xB2值。 数据表第19页上的表3显示了正确的调整大小设置。 应启用fifo。 您的CLK_IO频率是否被DACCLK锁定?

    此致,

    Neeraj Gill

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Neeraj

    我是HRI学院。 如何知道  CLK_IO信号已被DACCLK锁定。 我是我的实施,它们来自同一个来源。 是否有任何指示表明它们已锁定?

    在第28页中,图29中描述了"IQ Identification"可以是IQ) Flag或SYNC_SLEEP。 我认为这是一个错误。 它只能是IO_FLAG。 是错误还是不需要IO_FLAG? 在我的实施中,我没有IQ)标志信号。

    请看下一个图。


    Ofer
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ofer:

    如果DACCLK和CLK_IO来自同一源,则应锁定频率。

    Iq_flag是 标识I和Q数据所必需的(数据表中的错误)。 如数据表中所述。 IQ_FLAG信号可以是重复的高/低信号,也可以是用于重置时钟分频器相位和标识I样本的单个事件。

    此致,

    Neeraj Gill