您好,
FMC-ADC-adapter J2上的引脚名称与ADS5400EVM J4上的引脚名称完全相反,即IO_2N=>DA_11P,IO_2P=>DA_11n,而 FMC在KC705和FMC-ADC-adapter之间的连接是正确的。 因此 ,KC705的引脚名称也与 ads5400的引脚名称相反。
这是个问题吗?非常感谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
FMC-ADC-adapter J2上的引脚名称与ADS5400EVM J4上的引脚名称完全相反,即IO_2N=>DA_11P,IO_2P=>DA_11n,而 FMC在KC705和FMC-ADC-adapter之间的连接是正确的。 因此 ,KC705的引脚名称也与 ads5400的引脚名称相反。
这是个问题吗?非常感谢。
您好,
不,没问题。 您只需了解它并在FPGA代码中对其进行说明。 我在其他地方提到过许多E2E公告,当我们让我们的布局人员创建电路板布局时,我们通常会以最清洁的方式将LVDS直接布置到连接器,并避免电路板通孔。 如果这意味着LVDS的极性与其他EVM相比在连接器上反转,那么我们只会在FPGA代码中说明反转。 它可能是倒转的时钟,或所有数据行,或两者都反转或无反转。 我们不会做的一件事是将一些数据线倒置,而不是将另一些数据线倒置--我们不允许这样做。 如果时钟被反转,而您在FPGA中不考虑时钟,那么结果显然是错误的,因为样品会被交换,或者偶数位和奇数位被交换。 如果数据被反转,而您没有在FPGA中考虑到它,那么当查看单音正弦波时,结果可能不会立即显现- 反向正弦波看起来仍然像正弦波。 但已知的测试模式会显示错误 快速。
此致,
Richard P.