This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS62P29:从时钟到信号的串扰

Guru**** 2502205 points
Other Parts Discussed in Thread: ADS62P29

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/578436/ads62p29-crosstalk-from-clock-to-signal

部件号:ADS62P29

您好,

我在使用ADS62P29EVM时遇到了一些问题, 我想知道是否有人可以提出一些想法。 ADS62P29的原理图位于  

我使用了默认时钟配置,时钟来自J19。 时钟为1.5Vpp,100MHz方波,采用脉冲模式。

两个信道的差分模拟信号都是一些脉冲,也是在脉冲模式下(相对较低的占空比)。 这些信号带有1.5V共模电压,因此我拆下了变压器(T1,T2,T3和T4),并将每个变压器更换为两个0欧姆电阻器。 我这样做是因为当变压器拆除直流元件时,输入信号会失真。

现在,当我使用探头检查模拟信号时,在示波器上,我可以看到信号有额外的小峰值,并且峰值与时钟同步。 如果我从评估板断开时钟连接,则峰值将消失。

如果我卸下SJP7上的0欧姆电阻器(在这种情况下,时钟不会达到T6,ADC也不会),小峰值也会消失。 从这个观察我得出结论,从时钟到信号有串扰。 但是我不知道串扰是如何发生的。 变压器(T6)或ADC是否有任何问题?  

任何想法都是有帮助的。 谢谢。

林美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林美

    如果没有变压器,如何创建差分模拟输入? 您是否也删除了R67和R65? 为什么必须连时钟都要连着? 这可能是主要问题,因为这比连续时钟产生更多的能量。 您是否可以尝试连续时钟并查看噪音是否仍然存在? 如果您必须连拍时钟,您是否尝试降低振幅?

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Jim:

    模拟信号来自另一个提供差分信号的模块。 信号已具有所需的摆动和VCM。
    是的,我拆下了R67和R65,因为它们会将两个输入连接到地面。 我还焊接了R66和R64,用0欧姆电阻器替换了C13,C66,SJP1和SJP2。 我还删除了R25,R26,R60和R71,更换了R5,R6, 根据手册第34页的说明,R11和R12带有49.9欧姆晶体管。
    我尝试了一个连续时钟,但串扰仍然存在。 我会找到一个衰减器来降低时钟的振幅,看看它是否有帮助。
    此外,我亦想知道时钟在哪一点开始影响讯号。 我发现只要时钟未连接到ADC引脚(卸下SJP4,SJP7或C89/C90),信号就会正常。 ADC是否可能出现故障? 我们使用这款主板已经有一段时间了,我没有注意到这一点,所以这可能是一个新问题。

    此致,
    林美
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林美

    当时钟已连接并运行时,如果您卸下R27和R28,您是否看到CHA输入上的噪音? 这将断开ADC引脚与模拟输入的连接。 我正在尝试查看噪音是通过ADC还是通过其他方式通过PCB传输到您的信号上。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    感谢您的回复。 我尝试了您的建议,删除了R27和R28,CHA输入的噪音消失了,CHB上的噪音仍然存在(来自CHB的信号仍然连接到ADC)。

    我还尝试通过添加3dB和6dB衰减器来降低ADC时钟的振幅,噪声仍然存在,其振幅不受影响。  

    ADC的输出通过FMC-ADC适配器连接到FPGA评估板(ML605):  

    我注意到来自ML605板上的SMA连接器之一的另一个输出信号也有噪音,如果ADC的时钟断开或ADC板与ML605板断开连接,则噪音消失。

    从我所看到的情况来看,我认为主板问题的可能性较小,ADC芯片产生的东西更有可能。 你怎么看?

    此致,

    林美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林美

    这些可能是样品和保压中出现的故障。 它们是意料之中的,需要仔细的输入电路设计来最大程度地减少振铃。 这是串联电阻器(5Ω Ω?)的作用 在EVM上使用的模拟输入或R-C-R电路附近。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    感谢您的回复。 5欧姆电阻器已焊接,使用了R-C-R电路,但仍存在故障,因此我是否可以采取任何措施来减少故障? 此外,故障是否会影响数字化数据?

    此外,正如我所提到的,ADC的输出连接到另一个板,我注意到另一个板的一个输出也有噪音,这是正常的吗?

    此致,

    林美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林美

    故障可能会从内部S/H中恢复 这是反射回来的能量, S/H应防止大部分能量通过,以将对数字输出的影响降至最低。 如果您在  另一个主板上看到它,该主板是否共享任何通用电源或GND连接?

    此致,

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    它们有着共同的立场。

    林美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    我刚刚了解了时钟如何将串扰引入FPGA板的输出。 有另一个SMA连接器用作ADC输出时钟的监视器,它非常接近我观察到串扰的SMA时钟。 我消除了该信号,问题现在就解决了。 感谢你的帮助。

    我还有另一个问题。 我刚刚发现ADC的定量结果有时会给出错误的结果(附图)。

    e2e.ti.com/.../8713.ADC_5F00_Sine.tif

    我使用相同的时钟(脉冲模式,400+循环)来采样正弦波,我经常可以看到在第380个样本周围跳转。 图中有5条曲线,分别来自5个不同的测量值。 您有什么想法吗? 谢谢。

    林美