This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5562EVM:FMC-ADC-ADC-适配器反向C.路由

Guru**** 1788580 points
Other Parts Discussed in Thread: ADS5562
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/580085/ads5562evm-fmc-adc-adapter-rev-c-routing

部件号:ADS5562EVM
主题中讨论的其他部件:ADS5562

您好,

我正在为ADS5562 EVM进行新的PCB扩展,以便通过LPC FMC连接到我的Zynq。 我们目前有此适配器:

FMMC-ADS5562-EVM适配器

ADS5562 EVM差分/SPI线路通过J1连接器进行布线,并输出到J2 LPC FMC连接器。 接头分布在 FMC接头上的D,G和H块上。

但是,对于我的设计,是否可以将所有连接重路由到仅一个块? IE块D是否有理由将ADC对的一半扩展到块G,一半扩展到块H?

Ron先生。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    在设计适配器板时,我们没有选择信号到FMC连接器的针脚分配。  我们让Xilinx的一位员工查看信号,并建议我们应该使用FMC连接器的哪些引脚。

    在您的情况下,我认为您应该从FPGA开始,选择您希望LVDS对插入的FPGA引脚,如果可能,可能会将所有LVDS放入FPGA的一个IO组, 并确保时钟信号进入具有时钟功能的输入对。  所有其他线对都是真正的LVDS输入,可在FPGA上启用内部100欧姆端接。   根据这些引脚分配,您可以生成约束文件,并确保Xilinx工具不会因某种原因而导致您必须移动信号。   然后,您可以从FPGA追溯到这些信号所连接的FMC引脚,并相应地将引脚分配给FMC。  然后,适配器卡将相应地将信号对从EVM连接器路由到FMC。 最好是将LVDS分组到FPGA中的IO库中,而不是尝试将所有信号保留在D或G行上 或连接器上的任何组件。  但我们并不会对您选择使用哪一个FMC对有任何偏好。

    另一个注意事项:检查从ADC到EVM连接器的所有LVDS对的极性。  多年来,我们通常告诉EVM的布局人员尽可能干净地将LVDS路由到Samtec连接器,避免通气,即使这意味着信号在Samtec连接器处反转。   如果需要,我们稍后将在FPGA中说明信号反转。   某些FPGA或FPGA工具可能会对LVDS对的负极一侧连接到FPGA想要称为输入对正极的一侧而产生挑剔。 如果这对您来说很重要, 如果您发现LVDS时钟和/或数据路由到Samtec连接器时交换了P和N,您可以根据需要在我们的适配器板中修复。

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢你Richard。 这是很好的。 "将考虑所有因素。

    此致,
    Ron先生。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    对不起大家,不想拿信用。 我试图找到Richards回答的'最药物回答'按钮来关闭此帖子。 似乎只有回复人才是能够标记它的人。