This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS6125:如何匹配高速ADC和低速DAC

Guru**** 2524550 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/589943/ads6125-how-to-match-high-speed-adc-and-lower-speed-dac

部件号:ADS6125

为了适应输入信号频率,我必须选择更高速度的ADC,而另一方面,必须选择精密DAC以满足精度。 当DAC尚未完成转换时,ADC如何处理输入信号? MCU处理转换后的数据。 ADC是否重复转换并等待DAC? 有没有更好的解决方案?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我不知道您尝试将哪种类型的设计与这些设备组合在一起,因此我无法提出解决方案。  但是,您所查看的ADC只需对您在采样时钟的每个上升沿提供的模拟输入信号进行采样,同样,它也会在输出总线上为采样时钟的每个周期输出一个采样。  ADC不会等待任何事情。  无论您连接哪种设备,ADC的输出都必须能够与来自ADC的数据和时钟保持同步,否则您将丢失数据。   我通常不会看到来自 我们其中一个高速 ADC的样品数据直接进入MCU,因为MCU可能不够快,无法锁定数据-通常我看到FPGA用于获取ADC数据并进行处理。

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    输入信号频率为10MHz,ADC采样频率至少为20MHz。 即使它是在FPGA中处理的,DAC也无法转换它。 由于任意输入,ADC的采样速率不能减慢。 您是否知道其他解决方案?