请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:ADC32RF45EVM 主题中讨论的其他部件:ADC32RF45, LMK0.4828万
在Xilinx FPGA中,JESD核心要求串行接口速率和参考时钟作为串行速率/40。 由于我是该EVM的新用户,任何人都可以告诉我如何计算串行速率和设置参考时钟频率
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在Xilinx FPGA中,JESD核心要求串行接口速率和参考时钟作为串行速率/40。 由于我是该EVM的新用户,任何人都可以告诉我如何计算串行速率和设置参考时钟频率
您好,
如果您查看ADC32RF45的数据表,了解您感兴趣的操作模式,那么描述该模式配置的表格将在最右侧的列中显示采样率与串行线路速率的方便比率。 (见表14,16,18,20,22, 24) 例如,对于表14 LMFS_8.282万的12位旁路模式,采样率与串行线路速率的比率为4。 因此,对于3Gsps的采样速率,串行线路速率为4 * 3GHz或12 Gbps。 所有可用的操作模式都具有表中列出的此比率。 然后,如果FPGA需要的参考时钟为1/40,则在此示例中,参考时钟必须为12GHz/40 = 300MHz。
如果您正在使用EVM SPI GUI附带的配置文件,则此参考时钟频率将由配置文件设置。 在EVM上,时钟来自LMK0.4828万,时钟输出0是FPGA参考时钟,如果采样速率为3GHz,则将设置为10。
此致,
Richard P.