This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12J4000:ADC12J4000

Guru**** 2382480 points
Other Parts Discussed in Thread: ADC12J4000
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/626670/adc12j4000-adc12j4000

部件号:ADC12J4000

你好

我们使用ADC12J4000,通过使用类似LMK048?的设备,使周期性SYSREF (关于2.56 ??MHz)与DEVCLK (大约4Ghz)严格同步。

周期SYSREF是具有50 % 占空比的时钟。 我们不能更改占空比。在   SYSREF的'1'状态期间,期间数DECLK大于数据表中8个期间的最小值。  

SYSREF是LMFC内部正时的子谐波。

在SYSREF捕获控制和状态中,SYSREF捕获正常(无脏)

SYSREF和LMFC之间的同步发生了什么变化? ADC12J4000是否会因为在'1'状态SYSREF期间,这一个被捕获在 上升沿DEVCLK上,而在以下状态'1' SYSREF期间,这一个被捕获在另一上升沿DEVCLK上,而失去这种同步? ADC12J4000能否从FPGA (通道JESD接收器)接收信号同步?

谢谢大家

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Antoine

    您所描述的系统应该正常工作。

    ADC12J4000内的SYSREF检测电路对SYSREF上的上升边缘事件作出响应。 捕获的事件是前一个DEEVCLK上升边缘上的低SYSREF和下一个DEEVCLK上升边缘上的高SYSREF。 将SYSREF保持在较高的位置以获得额外的DEVCLK边缘是正常的,不会导致额外的SYSREF检测。 请参阅ADC12J4000数据表中的图2。

    要进行另一个有效的SYSREF检测,SYSREF必须首先为LOW t (PL-SYS),然后再次为HIGH过渡。

    此致,

    Jim B