This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ3200:ADC12DJ3200 MATLAB型号

Guru**** 2587365 points
Other Parts Discussed in Thread: ADC12DJ3200

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/643085/adc12dj3200-adc12dj3200-matlab-model

部件号:ADC12DJ3200

ADC12DJ3200是否提供MATLAB或类似型号?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Joakim:
    我已将您的问题发送给工程师。
    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Joakim,

    我们为该设备提供IBIS和IBIS AMI模型,但不提供这种指令模型。

    此致
    Matthias
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,这是我怀疑的。

    我正在尝试确定ADC12DJ3200中的DDC对我是否有用,或者我是否应该自行获取原始数据并进行处理。

    从数据表来看,我只能使用具有小数点的DDC,即我不能简单地使用NCO+小数点滤波器以相同的采样率实现频率降低转换,对吗?

    此致,

    Joakim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Joakim
    您捕获的信号的中心频率是多少?
    该中心频率周围需要多少信号带宽?
    在具有完整输出采样率的未小数情况下,具有频率降低转换功能没有多大优势。 根据操作模式(单输入或双输入),捕获的带宽可高达3200或1600 MHz。 捕获的实际信号带宽取决于所选的确切采样率,以及您放置在ADC输入上游的抗锯齿滤波器。
    如果您的信号带宽相当宽,则DDC功能可能不会给您带来太多优势。 如果您的带宽比1600 MHz窄得多,DDC不仅会减少您需要实施的下行转换处理,还会减少FPGA数据接口所需的信号对数量。 这两个因素都可以降低FPGA成本。
    此致,
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    我需要捕获和处理0.2 和1.2GHz (FC=700MHz)之间的1GHz频段。

    我之所以喜欢使用ADC NCO和滤波器,而不是小数,是为了节省FPGA资源,以便将其降低到基带进行处理。

    我需要尽可能保持应用的采样率高,因此在这种情况下,IO宽度不是我的问题。

    此致,

    Joakim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Joakim
    感谢您提供更多详细信息。
    最适合您需求的模式是JMODE2或JMODE3 (采样率= F_CLK的无小数双输入模式),F_CLK约为2.8 GHz。 没有任何一种位移模式提供足够的带宽来满足您的应用需求,并且混合/下位移转换功能仅在位移时可用。
    此致,
    Jim B