This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J82:FPGA使用SPI访问EVM

Guru**** 2587365 points
Other Parts Discussed in Thread: DAC38J82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/643432/dac38j82-fpga-access-to-evm-using-spi

部件号:DAC38J82

我正在尝试通过FPGA (Xilinx)对DAC38J82 EVM进行编程。  

我看到以下关于SPI访问的内容,EVM上的JP3要更改为FMC位置

SCLK : C14.  
SDIO:C15.  
《性别歧视条例》:D14.  
SEN_DAC:D15
SEN_Lmk:G15

是否需要任何其他信号才能访问。 我没有将SDIO和SDO设置为上拉。 另外,由于FPGA组与其他信号共享,我只能使用1.8V电压。 我仍然无法访问。

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Deepak,

    由于您不能在DAC处探测SPI信号,我建议您重新编程CPLD,以便将FMC SPI信号输出到接头J24。 通过这种方式,您可以验证所有信号是否正常发出,且水平是否正确。 随附CPLD源代码。

    此致,

    Jim

    e2e.ti.com/.../7360.CPLD-files.zip