This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC08D502:ADC08D502

Guru**** 2581345 points
Other Parts Discussed in Thread: ADC08D502, SN74AVC4T774

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/631373/adc08d502-adc08d502

部件号:ADC08D502
主题中讨论的其他部件: SN74AVC4T774

您好,

客户查询如下。

我将介绍如何将其连接到FPGA。 不幸的是,ADC08D502似乎对数字输入使用了非标准输入阈值:

 

图1 -从ADC数据表中提取

 

使用1.9V的VA和VDR,这将导致1.615 V的VIH和0.285 V的VIL。这些电压远远超出FPGA和所有其他设备所使用的保证1.8 V LVCMOS输出电压。

 

图2- 1.8V CMOS的逻辑电平(来自TI应用手册)

 

您是否对我可以用作FPGA和ADC之间的缓冲器以确保达到正确水平的部件有任何建议?

谢谢!

Jani

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Jani
    我正在研究这个问题,今天稍后会回复。
    此致,
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jani

    我建议使用类似SN74AVC4T774的产品来驱动ADC逻辑输入。

    它是一个具有4个电压转换缓冲器的器件,可单独选择方向。 A和B端口可能具有特定于上游和下游设备的电压。 输出电压足以将ADC08D502逻辑输入驱动至所需电压。 (具有50kOhm上拉和/或下拉功能的CMOS输入的漏电流小于100uA)。

    注:需要更强的驱动器才能将Vcmo引脚拉至GND以启用交流耦合模拟输入模式。 建议将Vcmo直接连接到GND以启用此功能。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Jim