This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8557:使用外部时钟进行同步采样,是抖动消除的最佳实践

Guru**** 1144270 points
Other Parts Discussed in Thread: ADS8557, ADS8548, ADS8558, ADS8528
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/638040/ads8557-simultaneous-sampling-with-external-clock-best-practices-for-jitter-cleaning

部件号:ADS8557
线程中讨论的其他部件: ADS8548ADS8558ADS8528

大家好

我有一个基于4046-PLL的频率倍频创建的参考时钟,考虑到它的源特性,它具有低抖动,这应该不会造成问题。

特别是我已经使用具有外部时钟输入通道的National Instruments板(NI - USB 6356)对其进行了测试, 我的问题是,如果我想在嵌入式解决方案中将其与前面提到的ADS8557一起使用,我还应该考虑是否存在 LMK0480x来清除抖动,或者ADS8557可以正常工作,或者内部电路需要抖动消除部分?

特别是,您是否知道是否有带有外部时钟参考的评估板?

我正在考虑的数据转换器包括:

ADS8557
ADS8548
ADS8558
ADS8528

下一步是将其与实时UC板(可能是基于Delfino的板)连接,因此,如果您已经知道已经嵌入了此功能的TI解决方案,请告诉我。

谢谢你

Alberto

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Alberto,

    感谢您对我们E2E上的SAR ADC的查询。 对于ADS8557,可通过在软件模式下设置CLKSEL位高(CR寄存器中的位C11)来选择外部转换时钟(XCLK),并且时钟可应用于引脚27,此时钟肯定会影响转换精度,因为它将用作转换时钟。 我没有使用4046 PLL的时钟作为ADC的转换时钟,因此不确定此设备的时钟有多干净, 但我们有一个带有外部时钟连接器J6的评估板ADS855xEVM,因此您可以使用此EVM板来检查是否需要其他器件来清洁此时钟。 此EVM的Web链接:

    www.ti.com/.../ads8557evm

    实际上,此ADS8557 ADC具有内部生成的转换时钟,它在硬件模式下是必需的,在软件模式下也是可选的。 在默认模式下,设备会生成并使用内部时钟。 ADS8558和ADS8548/28具有相同的XCLK选项。

    谢谢,此致

    戴尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Dale,

    感谢您的快速回答,我将为您提供最新信息

    此致

    Alberto