This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC10D1500:通道间增益问题

Guru**** 2589410 points
Other Parts Discussed in Thread: ADC10D1500

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/652887/adc10d1500-issue-with-gain-among-channels

部件号:ADC10D1500

我们在ADC10D1500CUIT方面遇到了一些问题。 单个板上有2个ADC,用于增益和相位测量。 在排列中,ADC1 - ADC2使用自动同步功能进行同步。

每个ADC接收两个模拟信号和一个1350 MHz时钟,以1:2的多路复用模式连接。

在某些卡中,我们面临信号增益问题。 我们正在将来自相同源的信号应用到ADC的所有通道(1GHz,0 dBm到-40dBm)。

在较高的振幅中,所有信道之间的信号水平看起来正常。 但当信号电平降低时,其中一个通道(ch-3或ch-4)电平显示更高电平。 根据低于-16dBm的输入,大多数时间级别不会降低。  

我们已经检查了输入电路,Baluns和时钟电路。 它们看起来不错。

ADC的寄存器设置如下所示:

CONFIG_REG[0]<= 24'h40万;/
CONFIG_REG[1]<= 24'h422A00;
CONFIG_REG[2]<= 24'h44万;
CONFIG_REG[3]<= 24'h467FFF;
CONFIG_REG[4]<= 24'h48DA7F;
CONFIG_REG[5]<= 24'h4A0000;
CONFIG_REG[6]<= 24'h4C1C70;
CONFIG_REG[7]<= 24'h4E0000;
CONFIG_REG[8]<= 24'h50万;
CONFIG_REG[9]<= 24'h52万;
CONFIG_REG[10]<= 24'h54万;
CONFIG_REG[11]<= 24'h567FFF;
CONFIG_REG[12]<= 24'h58.0004万;
CONFIG_REG[13]<= 24'h5A0000;
CONFIG_REG[14]<= 24'h5C0001;//e MASTER


CONFIG_REG[0]<= 24'h40万;
CONFIG_REG[1]<= 24'h422A00;
CONFIG_REG[2]<= 24'h44万;
CONFIG_REG[3]<= 24'h467FFF;
CONFIG_REG[4]<= 24'h48DA7F;
CONFIG_REG[5]<= 24'h4A0000;
CONFIG_REG[6]<= 24'h4C1C70;
CONFIG_REG[7]<= 24'h4E0000;
CONFIG_REG[8]<= 24'h50万;
CONFIG_REG[9]<= 24'h52万;
CONFIG_REG[10]<= 24'h54万;
CONFIG_REG[11]<= 24'h567FFF;
CONFIG_REG[12]<= 24'h58.0004万;
CONFIG_REG[13]<= 24'h5A0000;
CONFIG_REG[14]<= 24'h5C000F;//e从机

请告诉我们这种不当行为的原因是什么。 我们如何纠正此问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Ramakrishna DC,

    我们正在调查您的问题,并将很快与您联系。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ramakrishna

    您的注册设置通常显示为OK (正常)。 我建议使用略低的全刻度范围设置(寄存器3和11d (BH))。 您当前的配置正在使用可能的最高设置。 这可能会干扰设备的正确校准,并且不会留下任何调整范围,以便匹配系统中多个转换器的完整刻度范围。

    您能否确认在写入列出的寄存器设置后,您还可以使用CAL输入引脚或CAL位执行ADC的命令校准? 通过监控CalRun输出引脚可以观察校准过程的正确启动。 必须在配置后,在时钟和工作温度稳定的情况下执行校准。 需要进行校准以优化ADC的偏移,增益和线性,并实现额定设备性能。

    您能否共享ADC和所有相关电路的原理图,包括输入信号路径,时钟,功率等?

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    感谢您的重播...

    我们已将全刻度范围设置降低至790mV并进行了测试。  我还尝试了使用CAL引脚对ADC进行命令校准。  但结果没有变化。

    我将原理图附在这张帖子上。 请参阅和suggest...e2e.ti.com/.../ADC10D1500.pdf

    谢谢,此致,

    Ramakrishna D C.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ramakrishna

    我看不到原理图中有任何明显的错误。

    当您在降低输入电平的情况下测试ADC响应时,您是同时将相同的信号应用于所有输入(即使用分离器)还是一次只测试一个ADC通道?

    您是否可以终止所有其他变压器输入并仅将测试信号应用到正在测试的ADC通道的平衡变压器?

    如果这是您正在测试的方式,我希望ADC能够正确转换输入信号,即使电平降低到-16dBm以下也是如此。

    如果您在某些通道上有强信号,并且一次只衰减一个,则可能是在输入路径和待测试的强信号和衰减通道之间存在耦合。 如果是这种情况,更改变压器的位置和输入信号轨迹的布线可以有所帮助。 如果您希望我查看布局和布局,请同时发送该信息。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    我们正在通过对所有四个通道应用相同的信号进行测试。 (相同的频率和信号强度。) 。 信号源是信号发生器。 这适用于1:4功率分配器。 功率分配器是经过校准的,相位差最大为4度 我们在以下条件下进行了测试:

    1)通过端接所有4个通道:

    2)通过仅将信号应用到第四个通道(良好的通道)并终止所有其他通道:

    3)仅将信号应用到第三个通道(有问题的通道)并终止所有其他通道:

    我可以看到信号未被ADC在第三通道中正确捕获。 输入通道路径很好,因为我们在Vin引脚之前测量了频谱分析仪的输入信号。

    --

    谢谢,此致,

    Ramakrishna D C.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ramakrishna

    上面显示的第三通道的信号似乎是从ADC LVDS输出到FPGA LVDS接收器的数据接口存在一些问题。 我在过去看到过这种签名,当时FPGA捕获逻辑或FPGA电源电压中的DCLK存在数据定时问题。 该接口可以与ADC测试模式一起正常工作,但某些实际数据模式(特别是在中尺度范围内)往往会突出显示数据采集的灵敏度。

    您是否可以共享上面显示的通道4和3的原始ADC数据(二进制或十六进制)?

    此致,

    Jim B