This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC9881EVM-PDK:用户指南不一致

Guru**** 1139930 points
Other Parts Discussed in Thread: REF5050, DAC9881
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/652047/dac9881evm-pdk-user-guide-inconsistencies

部件号:DAC9881EVM-PDK
主题中讨论的其他部件:REF5050DAC9881

此线程是以下内容的扩展:

e2e.ti.com/.../239.5236万

我们在该EVM的连接方面遇到了一些问题。

我浏览了用户指南SLAU279A (www.ti.com/lit/ug/slau279a/slau279a.pdf),发现了几个似乎不一致的点。 我在这里列出了它们,这样可能会帮助其他人处理这些问题。

我恳请TI的人员进行确认,如果认为相关,也许可以将这些信息转发给文档修订。

1.2 2)(...) 可通过跳线W8和W4选择参考电压VREFH和VREFL。 当对两个跳线的引脚1和2短路时,将选择通过REF5050的板载+5V参考。 两个跳线的针脚2和3短路将分别选择通过J4针脚18和20施加的参考电压。

注意:W4的情况不正确。 根据表7。 跳线设置功能和物理测量,W4必须设置为2和3,以将VrefL设置为GND (与MMB0和DAC的GND相同)。


5.1 出厂默认设置。 表2. 出厂默认跳线设置

输出运算放大器U2的W5 1-2负极电源轨由VSS供电,用于双极操作。

注意:值得注意的是,W5元素的掩码层上没有针脚编号标记。 因此,根据所有其他水平管座/跳线,通常假设针脚1位于左侧。 但是,W5已经转向! 插针1位于板的右侧,3位于板的左侧。 掩膜层上非常离散且难以看到的边角并不明显。

虽然文本正确,但位置很棘手。 跳线位置2-3适用于单极,GND操作,而不适用于双极操作(如所述)。 这意味着从左到右缩短W5的第一个和第二个引脚。 与5.5 跳线设置图相同。 此外,在我的EVM上,W5已打开。

W10打开DAC9881的LDAC信号与接地相连,以同步更新DAC9881输出。

注:在我的主板中,它是短接的。 幸运的是,J1跳线也未正确打开。 似乎有人正在通过软件进行一些测试来驱动/LDAC/。
我希望如果W10上的这个错误发生在其他人身上,而J1 1:2发生短路,来自MMB0板的驱动引脚设置为3状态...或者此引脚不会与我们在一起更长...

J1 1-2 DAC9881的LDAC信号连接到接地以进行同步DAC更新操作。

注:在我的EVM上,它是打开的,这意味着/LDAC/引脚被R15拉至IOVDD (参见第20页的原理图)。 J1:1接至DAC9881 /LDAC/引脚3,J1:2接地。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Thiago:

    感谢您努力指出用户指南中的不一致之处。 请参阅以下我的评论:

    关于第1.2 .2节,我同意这是一个打字错误,应该在文档修订中更正。  

    关于第5.1 节:

    W5的标记位于丝网屏幕上(不是编号,而是多边形的位置)。 但这并不是很明显。 有关编号,请参阅用户指南中的图2。 我们会留意,以确保未来的设计不会有这种歧义。

    表2中有关W10的说明有一个拼写错误。 如图9所示,它应该为2-3而不是打开。

    表2中有关1.1 的释义为typo。 它应打开,如图9所示。

    我们将在文档的下一个修订版中尝试更正这些错误。

    此致,

    Uttam Sahu

    精密DAC应用工程师