主题中讨论的其他部件:, TSW14J56EVM
您好,
您能告诉我DAC38J82的同步信号的行为吗?
我正在以下环境中运行DAC38J82EVM。
<conditions (条件)>
DACCLK=230.4MHz
输入采样率=230.4MSPS
插值= x4
输出采样率=921.6MSPS
LMFS = 4421
K=20
<Sequence>
(1) DAC EVM和FPGA EVM加电
(2) 230.4MHz时钟输入
(3)配置FPGA
(4)配置DAC38J82EVM
(5) ADD = 0x4A:0x0F1E→0x0F1F→0x0F01(INIT_STUE = 0000,JESD_RESET = 1)
(6)停止SYSREF
(7)从FPGA发送到DAC
我对同步信号的理解如下。
<我的理解>
序列(5)后,SYNC = H -> L
在序列(7)之后,SYNC = L -> H (达到CGS,通过ILAS并开始输出)
但事实上,它的行为如下。
<此问题>
在序列(5)之后,SYNC = H -> L -> H (发生了什么情况?)
在序列(7)后,SYNC = L -> H (达到CGS?,通过ILAS? 和开始输出)
为什么在Sequence (5)后同步的行为会如此?
这种问题甚至发生在我的客户身上。
我认为没有问题,因为它是在Sequence (7)后正确输出的。
但这种行为与我的理解不同。
敬请您的配合。
此致,
Kaede Kudo