This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS52J90EVM:TX_TRIG问题

Guru**** 2589275 points
Other Parts Discussed in Thread: ADS52J90

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/649793/ads52j90evm-tx_trig-questions

部件号:ADS52J90EVM
主题中讨论的其他部件:ADS52J90LMK0.4826万

您好,

让我先解释一下我的问题:  

我有一个设计,将ads52j90配置为32通道模式,每秒50m样本 , 使用8通道 JESD接口和Xilinx kcu105。  我将两个模拟信号连接到通道1和通道23。  通道1和通道23都是面朝上的SMA连接器。 我可以 使用逻辑探头在FPGA端看到两个信号。  但是,问题 在于信号1和信号2并非总是落在同一奇/偶帧下。   

以下是信号 属于不同奇偶 组的情况。

以下是信号 属于同一奇偶 数组的情况。

数据表提到TX_TRIG信号用作奇偶通道采样即时的参考。   

什么是时段TX_TRIG信号?

TX_TRIG信号应在JESD接口相位之前或之后断言?   

请告诉我我是否遗漏了一些内容,或者这完全不是一个TX_TRIG问题。  谢谢。

李  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Li,

    出现此问题的主要原因是,设备希望在使用JESD时使用SYSREF同步其奇偶通道。

    编辑:TX_TRIG信号不会重置IC的JESD块,因此建议使用SYSREF (可编程以重置JESD块和器件PLL)。

    数据表的下一版本将进一步详细说明这一点。

    此致,

    奥卢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Olu:

    感谢您为我指明正确的方向。

    我正在使用定期sysref,我只希望第一个sysref事件生效。 只需确认以下内容即可
    是使用sysref事件重置JESD和设备PLL的正确设置。

    寄存器0x46中的JESD_RESET1设置为0
    寄存器0x4A中的JESD_RESET2设置为0
    寄存器0x4A中的JESD_RESET3设置为1

    编辑:我尝试使用此设置,但有时两个信号仍处于两个不同的奇偶 相位。



    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Li,

    所以有两个关键点——使用16通道JESD接口传输32个ADC样本(用于32通道)和对齐偶数/奇数通道。

    • 在8通道模式下,每个通道有2个ADC,ADS52J90以16通道帧传输所有32个通道-当JESD TX块正确对齐时,偶数数据帧先于奇数帧。
      • 例如,在LMFC边界之后,通道1的通道2后跟通道4,作为下 一帧中通道1,通道3之前的一个帧。
      • 这意味着您的多帧需要足够大以包含两个帧。

    • 要对齐偶数/保持信道,关键是让SYSREF在 JESD链路配置后运行以下序列(TX_TRIG引脚无信号),从而重置器件PLL和JESD块。

      • 将JESD_RESET1,JESD_RESET2和JESD_RESET3设置为0x00。
      • 打开Continuous SYSREF以确保重置所有设备块。
      • 现在,通道应在LMFC边界之后首先与偶数通道对齐--现在,您可以关闭Continuous SYSREF,并根据应用程序的需要配置JESD_RESETx。

    此致,

    奥卢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Olu:

    再次感谢您的帮助。  我的多帧 数K设置为16 (0x53 = 0x000f),且force_K = 1。

    我使用(TX_TRIG OFF)执行了以下步骤:   

    1.将JESD_RESET1,JESD_RESET2 和 JESD_RESET3设置为0x00。

    2.打开Continuous SYSREF,确保所有设备块均已重置。

    3.现在,通道应在LMFC边界之后首先与偶数通道对齐--现在,您可以关闭Continuous SYSREF,并根据应用程序的需要配置JESD_RESETx。

    应用这三个步骤不能解决问题,但它使我怀疑我的SYSREF信号可能有问题。   

    LMK0482xB数据表--> SYSREF。2.1 如何启用9.3 中的SYSREF部分--> 9.3 SYSREF .SYSREF的设置2.1 \1示例。   

    我按照此示例将LMK0.4826万 SYSREF生成设置为脉冲模式,然后应用了三个步骤。  

    最后,每次 通电时,所有信道的奇偶帧都会对齐。   

    此致,

    李