This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AMC7834:AMC7834 Vssa锁模供应定序问题

Guru**** 1810440 points
Other Parts Discussed in Thread: AMC7834, AMC7834EVM, TPS7A33
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/649050/amc7834-amc7834-vssa-clamp-supply-sequencing-issue

部件号:AMC7834
主题中讨论的其他部件: TPS7A33

您好,

使用AMC7834作为模拟部件时,MMIC偏压电路出现问题。

问题在于AMC7834中双极DAC的负极电源轨和Avss夹具功能。 如果不存在负极电源,则负极轨似乎被内部拉至+0.4V (内部钳位二极管?),通过Avss钳位功能获取双极DAC的输出。 由于我的预期MMIC非常敏感,这是不可接受的。

请参阅以下测量值以了解说明:

现在,我想这是双极DAC的一些预测行为,如果器件在所有偏置轨都处于活动状态时运行,则只钳接钳位引脚电压(连接到GND),而根据我的理解,则钳接至AVSS。

该数据表指出,不需要特定的电源定序,但看来电压上升到+0.4V主要是由于AMC本身- VSS导轨上没有外部电路,LDO除外(ADP7182,断电时对GND的电阻较弱220kOhm)。

我尝试过不同的方法来绕过这一点-手动激活夹钳(尝试使用夹钳引脚电压而不是AVss夹钳来强制),而不是依赖AVSS警报(使用Avss夹钳),只需简单的下拉至GND,但这对情况没有帮助。

我现在看到的唯一防止这种情况的选项是,如果外部电源不工作,使用Relais或等效晶体管电路将AVss强制接地。 由于这需要更换硬件,我会对其他选项感兴趣,是否还有我尚未看到的内容? 这是否是AMC7834的~0.4V上拉标准?

另一种选择是使用负压调节器,在停用时将输出牢固地夹到接地上。 AMC7834EVM中使用的TPS7A33似乎也没有做到这一点,因此我希望EVM能与我的电路板表现出类似的行为。 我测试了VSS和接地之间的500欧姆电阻,这对情况没有帮助。 为双极DAC提供GND钳位选项将是一件很好的事情... AVSS钳位似乎有问题。

我的AMC7834是一个版本ID 0芯片-最近从一家主要零售商处购买。 这可能是问题的一部分吗?
数据表中的changelog似乎并不表示...

AMC配置为:双极DAC范围0-+5V,PA打开,锁模停用(均已测试),AVSS报警激活(均已测试),开环操作。 DAC值设置为0。

谢谢!

Kai

*EDIT*重新插入丢失的图像。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Kai,

    如果您看一下AMC7834数据表中的图45,您可以看到双极DAC /锁模功能的体系结构。

    DAC的输出缓冲器由AVSS提供,因此,如果电源崩溃(或成为接地的高阻抗路径),则在将输出驱动到GND时,您将遇到余量问题。  如果缓冲器正在漏电,您将看到电压增加,因为AVSS到GND和夹钳电阻器之间会出现压降。

    您是否正在尝试供应崩溃行为? 或者,您是否正在尝试实施MCU禁用AVSS LDO以实现某种保护的功能?

    我不知道有一个简单的配置解决方案,如果您怀疑AVSS总是先崩溃,就不需要修改设计。  我们认为应该实施一个开关(如您提到的),可能由电压监控器控制。   

    谢谢!

    保罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    感谢您的回答。 我担心的是电源中断和未知的通电和断电顺序。

    我刚刚修改了PCB,以便使用微控制器控制+5V LDO,希望通过同时为+/- 5V导轨供电来减少问题。 这似乎确实如此,但我仍然得到了一个不可避免的负面脉冲。

    ~,无论其顺序如何,双极型DAC都会发出-0.8V脉冲,而负极电源正在下降至-5 V。我认为这也是不可避免的,也是AMC控制逻辑的一部分? 我会假设EVM上也可以看到这一点吗?

    我的-5V LDO的缓慢启动没有帮助,但我想,更快的开启只会产生更短的脉冲。

    在使用负电源时,添加一些继电器或类似的对双极DAC输出短路似乎是创建无峰值输出的唯一方法。 这是正确的结论吗?

    EVM上的情况是否相同,还是我的设计存在问题?

    谢谢!
    Kai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Kai,

    在通电过程中,DAC输出将跟随AVSS,直到有足够的电源供模拟电路接管为止。 EVM上也会出现此行为。 一种想法是,在启用AVSS LDO之前,您可以使用模拟开关/FET将AVSS连接到GND,从而允许AVCC完全打开,然后启用AVSS导轨并禁用GND连接。 这将使发援会能够在单极供应条件下发挥作用。 另一种想法是在DAC输出上添加一个低通RC,这可能在某种程度上减轻浮华。

    如果您对此有更多疑问,请告诉我,
    谢谢!
    保罗