This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC37j82:SerDes通道

Guru**** 2502205 points
Other Parts Discussed in Thread: DAC37J82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/657139/dac37j82-serdes-lanes

部件号:DAC37J82

您好,

有人能解释为什么在DAC37j82的数据表中建议默认情况下使用最小Serdes通道数( 8.2 .1) ?

我看到了通过所有通道分割输入信号的数据速率的几个优点,例如信号集成和FPGA要求...

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    法比安

    提到这一点的主要原因是,它允许更轻松的PCB布局,并且由于未使用的SerDes将被关闭,它可能会节省一点电源。 由于SerDes在这种模式下必须运行得更快,因此节能效果不会太大。  如果您使用更多通道,您可以以较低的速度获得SerDes价格,根据价格,这可能允许您使用更便宜的电路板材料。 作为设计师,这只是在决定使用多少个通道时必须考虑的一个因素。   

    此致,

    Jim