This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC7760:HTSSOP-24

Guru**** 2529560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/656230/dac7760-htssop-24

部件号:DAC7760

在不同步CLK时钟的情况下,在数据传输后是否可以执行闩锁切换顺序?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Howdy Marceli

    这如DS第12页的图1所示。  在对内容进行时钟计时时,锁扣可降低,在24个时钟周期后,可将其拉高以锁定数据。 如果您的问题得到了解答,请告诉我。

    此致,

    马特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matt,您好!

     在我生成的NXP中,当时钟计时时,Processor Express的SPI驱动程序很难实现。 在计时结束操作后,锁扣是否可以在不使用时钟的情况下从高到低切换? 闩锁是否需要使用时钟?

     此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Howdy Marceli

    您可以在写入数据后将闩锁销从低-高-低切换或脉冲。 在锁存操作期间,您不需要使用同步SCLK。

    此致
    马特