This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ2700:校准模式

Guru**** 2502205 points
Other Parts Discussed in Thread: ADC12DJ2700

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/666651/adc12dj2700-calibration-modes

部件号:ADC12DJ2700

大家好,

ADC有多种校准模式。 一个重要的校准程序似乎是偏移校准。 应使用此校准程序消除内部发生的直流偏移(双通道模式),对吗?

能否提供有关如何在ADC初始化期间使用此校准程序的详细说明。

ADC数据表描述,在DC附近或DC处应该没有信号。 在我们的设备中,我们无法确定RX路径的输入端是否没有直流信号。
-在偏移校准过程中是否确实有必要禁用输入信号?
-在其他校准过程中,我们是否也必须禁用输入信号?
-是否可以禁用ADC中的输入信号?


谢谢,此致,

汉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Hans

    如果使用得当,偏移校准机制将消除DC偏移。 双通道和单通道操作模式都是如此。

    在线性和增益校准过程中,ADC与输入信号断开,因此校准部分对应用的输入信号不敏感。

    在偏移校准过程中,包括ADC输入在内的整个信号路径处于活动状态。 如果应用了输入信号并具有某些特性(直流处或附近的信号或接近直流处的别名信号),则偏移校准结果将降级。 因此,我们建议仅在已知输入信号或可断开输入信号时启用偏移校准。 如果将来设备需要重新校准,并且信号无法断开,则只应执行线性/增益校准。 将保留先前偏移校准的结果。

    有关详细信息,请参阅ADC12DJ2700数据表的7.4 .6,7.4 .7和7.4 .8部分。

    我希望这会有帮助。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    关于偏移校准:

    "已知输入信号"是否意味着您可以将输入(+和-)连接到接地?

    谢谢,此致,

    汉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Hans

    使用50欧姆或更低的电阻将VINx+/-输入端接至GND将工作。

    也可以端接ADC上游任何信号调节电路的输入。 如果使用了打捆装置,则终止或断开打捆装置的信号输入就足够了。 如果使用放大器,则端接或断开至放大器的输入(以保持ADC输入处的正常直流偏移的方式)将正常。

    此致,

    Jim B

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Jim,
    提供定义的信号和接收器的输入并校准数字域(FPGA)中整个信号链的偏移是否有意义?
    这是否有效?
    如果ADC未校准偏移,这是否会影响性能?

    谢谢,此致,
    汉斯
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Hans
    只要校正算法可以通过ADC中的2 (双输入模式)或4 (单输入模式)交错子转换器将不同的偏移值应用于数据输出,这可能是一个有效的解决方案。 如果算法能够做到这一点,它也将对非常接近DC,FS/4 (单输入模式)和FS/2的输入信号以及这些频率的倍数非常敏感。
    如果可以限制信号以避免这些频率,我建议首先使用ADC内置偏移校准机制,然后考虑在后处理中是否需要执行任何其他操作。
    此致,
    Jim B