This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Jim Seton和/或Eben Dwobeng您好:
我遇到了一个与2017年4月25日Ivan Komsic报告的问题非常相似的问题。 我正在按照DAC38RF8x用户指南(slau671a.pdf)中包含的示例操作,只是我尝试使用板载VCXO (以122.88 MHz运行)。
我正在跑步:
>Windows 10 (区域设置=美国,语言=英语)
>LabVIEW RTE 2014 SP1
>RF38RF82EVM GUI
>HSDC Pro GUI (带TSW14J56EVM板)
>2个单独的电源(每个电源可以输出3安培或更多)
>与上述TI硬件和软件GUI相关的所有应用手册。
下面是我*可以*做的事情:
>使用用户指南和DAC GUI界面中的说明设置DAC38RF82EVM
>使用恒定输入模式(3FFF)和NCO振荡器输出恒定正弦振音
....然而: 音调的频率似乎有点低(使用信号环绕频谱分析器) ,当我只使用混频器(不使用NCO)时,我得到一系列以~ 400 MHz分隔的音调(正如Ivan Komsic所描述的那样)
DAC时钟设置为6144 MHz,与用户指南示例中的设置相同。 在使用122.88 MHz VCXO时,我已启用PLL (在 DAC38RF82 GUI的概览屏幕上)并设置M=25,N=2 (给出 DAC38RF8x用户指南中使用的6144 MHz DAC时钟速率)。 通过手动 更改DAC38RF8xEVM GUI的“计时”选项卡上的M和N分压器值,我可以通过一些工作来调整PLL以获得3或4的PLL LF电压。
似乎我能够将信息从TSW14J56EVM板传递到DAC38RF82EVM板(在HSDC Pro GUI中点击“发送”时没有持续的总线错误),但我无法使Tx CLK LED闪烁(TSW14J56EVM板上的指示灯D2)。
如果有人能提供一些说明,说明如何从(成功的)持续输入/NCO 音频生成转变为(不成功的) HSDC Pro GUI/TSW14J56EVM生成的模式混合,我将非常感激。 我们正在尝试评估DAC38RF82 和高速ADC板(可能是ADC2DJ3200),以用于将来的产品,但我们目前遇到的困难使此过程非常耗时。 非常感谢您提供的任何帮助。
谢谢!
Steve Krupa
Steve,
我让您的设置使用外部10MHz参考时钟将板载VCXO锁定到122.88MHz。 请尝试此操作(请参阅附件)。
此致,
Jim
e2e.ti.com/.../DAC38RF82_5F00_6144M_5F00_PLL_5F00_3072M_5F00_ref_5F00_841.pptx</s>3072
您好,Jim:
非常感谢您的快速响应以及您在PowerPoint演示文稿中提供的设置屏幕截图。
我向DAC38RF82EVM板上的SMA连接器J4应用了10MHz时钟信号(@-12 dBm),并尝试通过在DAC38RF8x EVM和HSDCpro GUI中进行所需的更改来复制您的设置。 在正极方面,这是我第一次能够在DAC GUI中使用PLL自动调谐功能(将"Clocking"选项卡上的PLL LF电压提高到4)。 这也是我第一次通过确认的同步将TSW14J56EVM板连接到DAC板:TSW14J56EVM上的LED D2/ TX CLK在“发送”300 MHz音调模式后闪烁,LED D1/ TX同步~保持未亮起。 这是一个良好的进展。
在负极一侧,DAC板的输出似乎非常低,信号通常在-60到-30 dBm的附近。 我观察到这种情况,使用了1 MHz NCO混频器的300 MHz非混合音频和2500 MHz NCO混频器频率。 请参阅随附的PowerPoint演示文稿,了解我的DAC混音器设置和频谱分析仪(SignalHound USB-SA124B)的输出。 还有一些不需要的突起,大约与所需输出的水平相同(混合300 MHz音调)。 您是否有任何想法,可能会导致低输出电平或不必要的毛刺? 在您的特定设置中,TSW14J56EVM板使用的是2.3 Amps (来自5A电源) ,而DAC38RF82EVM板使用的是1.65 Amps (来自3A电源)。 这些数字看起来是正确的还是太低的?
我们最终希望加载一个外部模式文件并将其与DAC混合。 它将是高带宽信号,与介于2和4.5 GHz之间的载波频率混合。 信号的宽带性质使我们对频段感到紧张,而低输出电平将会产生很大的问题。 我想先解决这些问题,然后再担心继续使用外部模式文件。
感谢您的帮助,期待与您就上述问题开展合作。
非常感谢,
Stevee2e.ti.com/.../MixingTrials_5F00_DAC38RF82EVM_5F005F00_TSW14J56EVM_5F005F00_VCXO122p88MHz_5F00_10MHzRefClk_5F00_JSexample_5F00_V0.pptx
Steve,
我想您可能错过了一个设置。 请仔细检查屏幕截图中显示的每个参数。 我还将所有寄存器设置保存到附件中。 验证 DAC EVM上的D4和D3是否亮起,表示两个LMK PLL均已锁定。 如果您进入 DAC GUI的Clock Output (时钟输出)选项卡,禁用CLKout 4和5上的Group Powerdown (组断电),并将DCLK分配 器设置为10,现在在SMA J24上应该会看到307.2MHz的提示音。 这是做任何其他事情之前必须做的事。 如果仍有问题,请向我发送为两个主板配置的每个GUI页面的屏幕快照。
此致,
Jim
e2e.ti.com/.../6144MSPS_5F00_8x_5F00_10M_5F00_ref_5F00_LMF_5F00_841.cfg
您好,Jim:
我使用了您为DAC提供的.cfg文件,将10 MHz时钟信号(6dBm输出电平)应用到SMA J4,通过所有GUI面板来确保两个LMK PLL都已锁定(DAC LED D3和D4亮起), 检测到SMA J24...上的307.2 MHz提示音 ,并在SMA J7 (IOUTA_SE)上以301 MHz获得清洁的单提示音信号,输出电平约为-40 dBm。 当我关闭DAC A的NCO混音器并使用DAC B的NCO混音器时,我看到信号电平跳至~-4 dBm (查看来自SMA J2 (IOUTB_SE)的输出)。 DAC B的输出电平与您在.PPT文档中显示的输出电平几乎相同,因此我对此非常高兴。 但DAC A (IOUTA_SE)和DAC B (IOUTB_SE)的输出电平是否有如此巨大的差异? 或者您认为DAC A的终端输出链中的组件可能损坏吗?
我从HSDC Pro"测试文件"目录加载了一个示例模式文件,并验证我看到信号(~ 30 MHz BW)以我为NCO混频器选择的频率(2.5 GHz)为中心。 令人高兴的是,这部分很容易。 我们将把一些我们自己的外部宽带模式加载到HSDC Pro软件中: 对于频率响应平坦的信号(例如500 MHz带宽),我应该期望什么类型的输出电平(在J2/ IOUT2_SE上)? 除了使用混音器增益(0或6 dB)和/或GainAB_EN字段(DAC38RF8x>数字(DAC B)子面板上都有)之外,是否还有其它方法可以控制J2 (IOUTB_SE)上的(最大)输出电平?
非常感谢您在使DAC和TSW EVM输出具有适当信号强度(-10 dBm以上)的清晰音频方面提供的所有帮助和详细的故障排除建议。 我会告诉你 当我们加载自己的模式时情况如何,并尝试用某种外部触发来启动DAC。
此致,
Steve Krupa