尊敬的团队:
我的客户希望在以下配置中使用ADS54J66。 请您提供以下建议。
在他们的系统中,有1个ADS54J66可与Xilinx FPGA配合使用。
4个ADC,每个为500MSPS,无小数。
我们已经浏览了数据表和EVM GUI,并了解需要使用LMFS=4421。 在这种情况下,每个信道速率将为10Gbps。 (4个10Gbps信道)。
如果我们要在子类1中工作-我们要计算SYSREF频率,为此,我们需要K
您能告诉我们如何找到K吗?
此外,我们还考虑在子类0中工作。 在这种情况下是否可以这样做?
在这种情况下,我们应该如何配置设备 ?
在这种情况下,什么是LMFSK?
如何端接SYSREF引脚?
在ADS54Jxx GUI上,我注意到LMFS=4421操作没有选项-尽管ADS54J66数据表中已对其进行了很好的定义(第38页的表13)。 在LMFS=4421 (无小数)时,是否有任何方法演示EVM的操作?
此致,
NIR。