This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J69:对 ADC 进行编程时、ADS54J69 rxtvalid (ADC 数据有效信号)不会置为高电平。

Guru**** 2382480 points
Other Parts Discussed in Thread: ADS54J69
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1107521/ads54j69-ads54j69-rxtvalid-adc-data-valid-signal-does-not-assert-high-when-adc-is-programmed

器件型号:ADS54J69

您好!

我正在尝试以 2242模式运行 ADS54J69。 但是、当我在对 IC 进行编程之前检查 JESD 接口时、我看到 SYNC 引脚持续下降。 我将 jesd204_phy IP 的 gt_Rx 输出端口和 jesd204c IP 的 rx_sync 输出端口连接到 ILA 以控制接口。 您可以在下面的链接中看到 ILA 信号。  

https://drive.google.com/file/d/1w1p4Aho0rXOFXa1VBDct8O40oVJKuxI4/view?usp=sharing

对 IC 进行编程后(设置其寄存器后)、ADC 数据根本无效。 rx_tVALID (ADC1_DATA_v)信号始终为0。 我无法从 ADS54J69获取数据。  通过以下链接、您可以在对 IC 进行编程后看到 ILA 信号。

https://drive.google.com/file/d/1ksrOjkzABmbQdEHM21rfCxLO4knk-68H/view?usp=sharing

 线路速率= 5Gbps

参考时钟= 125MHz

我按如下方式配置 ADS54J69的寄存器:

600001

600000

000081

000080

005920

400100

400200

400468

400300

60F701

600001

600000

400469

400300

600080

60060F

600580

600102.

60310A

60320A

40046A

400300

601602

601B08

601A02

400468

400300

604112

604D08

605280

607208

600001

600000

为什么同步信号持续下降? 为什么对 IC 进行编程后数据有效信号不是高电平? 可以帮帮我吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ismihan、

    我正在检查您的问题、并将很快返回给您。

    此致、Amy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ismihan、

    您是否能够将数据作为图像或 zip 文件发布? 我们更希望避免打开文件共享网站的链接、如 Google Drive。 这将有助于我们更好地帮助您。

    谢谢、

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    进行编程

    进行编程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ismihan、

    当然、我们可以提供帮助。 您是否遵循数据表(第64页)中的初始化序列? bcbcbcbc 表示 K28.5序列、这确认从 ADC 到 FPGA 的映射正常。 您可以尝试以串行器/解串器速度的一半在模式下运行 ADC (将时钟减少到一半)。 这可能有助于排除任何信号完整性问题。 SYNC 是 ADC 的输入、FPGA 必须将其拉高。 如果您将 SYNC 映射到 VIO 并将其切换为高电平、会发生什么情况? 您能向我们展示这方面的 ILA 数据吗?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!


    我们意识到这个问题是由我们给 FPGA 的时钟引起的。

    谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ismihan、

    感谢您的更新。 我们很高兴听到您解决了这一问题。  

    谢谢、Chase