This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS131M06:OSR 低于4096时的信号泄漏

Guru**** 2384920 points
Other Parts Discussed in Thread: ADS131M06
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1121199/ads131m06-signal-bleed-with-osr-below-4096

器件型号:ADS131M06

大家好、我一直在讨论 ADS131M06的一个问题、如果我尝试将过采样率降低到4096以下的任何值、我将从之前的样本中获取数据、然后将其输入每个通道的下一个样本中。 这有效地限制了总体采样率、并且只能通过增加 fCLKIN 来改进。 我已经尝试使用2MHz 和4MHz 的时钟速率、但同样的4096 OSR 限制仍然存在、如果我们提高到8MHz、我们会假设它会保持不变。

硬件方面、我们认为我们一直关注数据表中的布局示例、并在不观察输入信号中的任何此类泄漏的情况下将输入探测到每个通道。

对于我们的应用、每个样本都来自完全不同的源、并且之前的样本不会有任何出血。 这是预期行为吗? 是否缺少一个设置来防止这种情况发生、或硬件配置更改?  

谢谢、

-Brett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brett、

    感谢您的发帖。

    这听起来像是一个有趣的应用、您是否介意提供原理图的 ADS131M06部分?

    [~ userid="528624" URL"/support/data-replers-group/data-replers/f/data-replexers-forum/1121199 ads131m06-signal-live-wing-with -OSR-below -4096]"对于我们的应用、每个样片都来自完全不同的来源、无法从以前的样片中获得任何溢出。 这是预期行为吗? 是否缺少一个设置来防止这种情况发生、或硬件配置更改?  [/报价]

    这是否意味着您 在每个转换结果后将不同的输入源多路复用到 ADC 通道? 由于集成的 SINC 滤波器延迟、这不是该器件的预期用途。 与 SAR ADC 不同、Δ-Σ ADC 需要一些历史才能转换模拟输入信号。

    此致、

    Ryan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、感谢您的回复。

    我们不会直接对输入源进行多路复用、每个通道都在查看同一个传感器。 但是、每次采样后、我们都会发出不同波长的 LED、供传感器拾取。 听起来、Δ-Σ ADC 固有的"历史记录"要求可能是导致在较低的 OSR 下有效出血的问题。

    这是仍在使用的原理图。

    谢谢、

    -Brett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brett、

    感谢您澄清应用并提供原理图的一部分。 我做了一个快速回顾 、我认为连接是正确的。

    更改应用于光学传感器的光波长可能会导致 ADC 输入 引脚上的电压发生阶跃变化 (您 可能能够使用示波器验证这一点、但我不确定您在输出端看到的影响是什么比例)。 任何瞬态电压都需要一些时间才能在模拟域中稳定、并且需要额外的时间才能通过数字滤波器进行传播(SINc3滤波器输出的3个数据速率周期)。  

    我唯一想说的是、为什么在 OSR = 4096或更高时看不到这种情况、就是内部平均值太高、以至于输入瞬态不足以显著干扰数字输出。

    请注意、输出数据速率直接随 OSR 而变化。 因此、理想情况下、可以选择可能的最高 CLKIN 和 OSR 组合、以实现具有最佳噪声性能的特定数据速率。 您是否需要从默认8.192MHz 降低 CLKIN 频率?

    此致、

    Ryan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    不选择8.192MHz 时钟源的主要原因是为了节省功耗。 就像我们可以利用 OSR 达到目标采样率一样、与以8.192MHz 时钟所需的更高功率模式运行 ADC 相比、更可取。

    我们计划尽快测试8.192MHz 配置、因为更高的采样率可能会使我们利用其他节能功能来抵消高功率模式。

    此外、我已经检查了 ADC 通道的电压输入、它们确实会随着 LED 源开关而发生显著变化、这是我们应用的预期结果、因此似乎我们没有为工作使用正确类型的 ADC。 只要我们使用此 ADC、内部平均值可能是我们必须解决的问题、但幸运的是、8MHz 4096 OSR 配置应该可以让我们达到所需的目标。

    感谢您的见解、

    -Brett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    了解、Brett。 如果您暂时需要进一步帮助优化此器件、请告知我们。 如果您决定查看其他器件、请随意开始新的主题、我们可以找到合适的器件。 我们支持 Δ-Σ 和 SAR ADC、因此后者可能更适合您的应用。

    此致、

    Ryan