This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE58JD48:ghjfghj

Guru**** 2524460 points
Other Parts Discussed in Thread: AFE58JD48

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1114650/afe58jd48-ghjfghj

器件型号:AFE58JD48
主题中讨论的其他器件: AFE5848

尊敬的 TI 支持/专家:  

我在 X80模式下使用 AFE58JD48、尝试实现16个 JESD 通道以支持4个 AFE58JD48芯片。 从 TI 芯片端可以很直接地实现。  LMF = 4X16X8。 我们使用 Intel Arria 10开发套件作为接收器。  

问题出在 Intel JESD204B IP 上。根据数据表、它声称每个通道都有32位内部数据路径。因此、我必须设置接收器 LMF = 4X16X4 (每通道)。 接收器侧仅支持 X40模式。在这种情况下、 唯一的问题是 JESD204B 协议。发送端每帧发送8个八位位组/通道。 接收端在 两个时钟周期内将8个八位位组帧分成两个4个八位位组。在 JESD204B 域中。帧封装的重要性如何? 接收器是否能够恢复整个帧?

如果 Intel IP 仅对应每个 Jesd204B 信道的32位数据宽度,我是否必须使用32个 JESD204B 信道来实现64个 ADC 信道(4个 AFE58JD48)? 是否有办法通过链路速率操纵 LMF 边界和通道速率 、使16个 Jesd204通道正常工作?  

以下是我在英特尔社区上发布的链接。 我仍在等待一些建议。  

当使用仅 phy 包装程序时、Jesd204B IP Force F = 2 -英特尔社区

有关 Jesd204B、Lanes VS ADC 的基本问题-英特尔社区

希望我能从 JESD204B 应用专家那里得到一些建议。

感谢你的帮助。

David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    是的、这是我们也尝试过的东西。 我们在40x 解串化中使用接收器 IP、而发送器 IP 在80x 或160x 中。  如果器件以80x 模式发送数据、则需要组合来自接收器 IP 的两个帧以形成全帧。 您还需要注意的另一件事。 JESD 接收器 IP 将要求提供全局参考时钟。 如果 AFE5848处于80x 模式且 JESD 接收器处于40x 模式、则必须向接收器 IP 发送全局参考时钟、该时钟将是 AFE 输入时钟的2倍。  

    请告诉我、如果以上问题得到了解答、您需要任何进一步的帮助。

    此致、

    Shabbir

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shabbir、  

    感谢您的详细回答、我需要几天时间才能理解。  

    非常感谢您的帮助。  

    David Sun

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    很高兴知道您的问题已解决。

    我要关闭此主题。 如果您有更多疑问、请随时联系我们。

    谢谢、此致、

    Abhishek