大家好、我使用的是 ADC3663、当采样频率为50MHz 时、设置如下:2Wire、16位和 DDC 设置为 BYPASS、CLK 输入时钟为50MHz、DCLK 输入时钟为200MHz。 不过、AD 的 FCLK 时钟输出不是25MHz、其占空比不是50%。 然后、只要 DDC 使用 BYPASS、就会执行其他采样率测试、结果发现 AD 的 FCLK 输出不是占空比为50%的时钟信号、而 DDC 的提取率设置为2或其他正常值。 我是否可以问、什么寄存器设置错误可能会导致这种现象?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、我使用的是 ADC3663、当采样频率为50MHz 时、设置如下:2Wire、16位和 DDC 设置为 BYPASS、CLK 输入时钟为50MHz、DCLK 输入时钟为200MHz。 不过、AD 的 FCLK 时钟输出不是25MHz、其占空比不是50%。 然后、只要 DDC 使用 BYPASS、就会执行其他采样率测试、结果发现 AD 的 FCLK 输出不是占空比为50%的时钟信号、而 DDC 的提取率设置为2或其他正常值。 我是否可以问、什么寄存器设置错误可能会导致这种现象?
您好!
非常感谢您的回复。我使用示波器测量了输入时钟信号、MCLK 和 DCLKIN 由 SI5338生成。MCLK 是稳定的50m、 但 DCLKIN 具有抖动和低振幅、尽管其频率为200m。此时、FCLK 的频率为11.1M、如上图所示、ADC3663输出的所有数据均为0。
MCLK 的图像如下所示:
DCLKIN 的图像和视频如下:
e2e.ti.com/.../200M.mp4
此致
您好!
我已导出 2W、16b、BYPASS 所需的寄存器写入、并将其上传到此处:
https://tidrive.ext.ti.com/u/nPz-LHN8_jiO_P4p/848f1700-d933-4dab-a932-9142e72a5004?l
请比较您的寄存器写入值、以确保它们都正确无误。
此致、Amy
为了补充 Amy 上述内容、抽取主要用于降低 FPGA/MCU/DSP 的数据速率、这在几个方面很有帮助。 首先、这简化了数据处理方面的要求。 其次、如果目标数据位于整个奈奎斯特区域的一小部分内、则只发送捕获数据的该部分-将其视为仅发送所需的数据、而不是发送所有数据、 然后丢弃您从不需要开始的数据。 旁路模式是指抽取滤波器被旁路、这意味着必须禁用启用抽取滤波器的寄存器。 如果启用了抽取滤波器、则您将以实际抽取模式运行。 如果在使用抽取滤波器以及 NCO 和下变频混频器的模式下运行、则这是一种复杂抽取模式。 这些部件一次只能在单个模式下运行。
此致