This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC34J45:差分极性交换

Guru**** 1187850 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1059497/adc34j45-differential-polarity-swap

器件型号:ADC34J45

大家好、

通过 JESD204B 接口与 FPGA 连接时、如果越过差分对 P / N、是否可以在 P / N 交换模式下连接(即 FPGA 差分对的 xx_P 连接到 ADC 的 DX_M)?

如下图所示、背板上 FPGA 板的连接器位于左侧。 它通过 JESD204B 连接到 ADC ,但需要穿过接线路径。

如果不 能交换差分对的极性、则必须为层更改连接钻孔。 跨层布线是否会影响3.2GHz 的数据速率? 我们应该注意什么? 或者还有其他解决方案吗?

此致、

罗美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Amy、

    是的、仅 FPGA FW 需要考虑 P/N 引脚交换。

    此致、

    Rob