您好!
启动后的随机转换和自动校准时间存在问题。
在我们的设计中、我们有一种恢复机制、可以在短时间内(可以在200ms 和600ms 之间)关闭器件电源。
顺序如下:
1-正常功能:我们当前处于校准时间~300ms 的循环中、这是预期的
2-断电~200ms 至~600ms 的 AVDD 和 DVDD。 请注意、DVDD 可能不会完全降至0V。
在所有 ADS1226输入均设置为低电平状态 (包括 Start 引脚)的情况下、AVDD 和 DVDD 上电
4 - 5ms 后、我们的 FPGA 处于高阻抗模式、因此所有 输入均设置为高电平状态 (包括 Start 引脚)
5 -在另一个10ms 后、我们的 FPGA 将进行设置、并通过标准操作(2个通道上的校准+转换环路)将 START 引脚驱动为低电平
=>根据断电持续时间、我们观察到校准时间介于80ms 和600ms 之间。 如果我们不对器件断电、该时间将始终保持不变。
我们还观察到:
-当我们具有更长的断电持续时间(>2s)时,我们没有问题(~300ms)。
-当我们的断电持续时间非常短(~200ms)时,校准时间与之前完全相同(正确或错误)。
a/我们需要知道的是内部 ADS1226时钟是如何稳定的。
b 根据这个时钟,转换/校准时间是否最长? 例如、它是否可以超过10s?
c/当这些时间不在标称边界内时、所采集信号的转换是否仍然准确?
谢谢你
此致。